Аналого-цифровой функциональный преобразователь

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВттДЕТЕЛЬСТВУ

Сова Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 19.11 1968 (№ 1219648/18-24) с присоединением заявки №

Приоритет

Опубликовано 10.И1.1969. Бюллетень № 23

Дата опубликования описания З,ХП.1969

Кл. 42m, 3/00

МПК 6 06j

УДК 681.34(088.8) Комитет по делам изобретений и открытий при Совете Министров

СССР

-р а тс.:.тt. 0- 1п

- с

БИ . È(Ц г1, 4

Авторы изобретения

А. Н, Тарасенко и В. С. Федак

Институт кибернетики АН Украинской ССР

Заявитель

АНАЛОГО-ЦИФРОВОЙ ФУНКЦИОНАЛЬНЫЙ

ПРЕОБРАЗОВАТЕЛЬ

Предлагаемый преобразователь может найти применение в аналого-цифровых вычислительных и измерительных устройствах.

Известны аналого-цифровые функциональные преобразователи, построенные по принципу кусочно-линейной аппроксимации воспроизводимых функций, содержащие управляемый делитель частоты, счетчик текущего значения функции, дешифратор пороговых значений функции, счетчик номера порога, дешифратор номера порога, группу вентилей, блок памяти коэффициентов и линию задержки, В известных преобразователях наблюдается невысокая точность воспроизведения функций, так как они обеспечивают получение лишь целых значений коэффициентов деления.

Предлагаемыи преобразователь отличается от известных тем, что в нем параллельно управляемому делителю частоты через линию задержки подключен второй управляемый делитель частоты, а другой выход дешифратора номера порога через дополнительную группу вентилей и дополнительный блок памяти коэффициентов соединен с установочными входами второго управляемого делителя частоты. Это позволяет повысить точность работы преобразователя без увеличения частоты импульсов заполнения временного интервала.

На чертеже представлена блок-схема аналого-цифрового функционального преобразователя.

Он содержит счетчик текущего значения функции 1, дешифратор пороговых значений функции 2, счетчик номера порога 3, дешифратор номера порога 4, две группы вентилей 5 и б, блоки памяти коэффициентов деления 7 и 8, управляемые делители 9 и 10 частоты и линии задержки 11 — 18.

Работает устройство следующим образом.

На вход устройства поступает серия импульсов OT преобразователя «временной интервал — число импульсов». Деление частоты входных импульсов осуществляют два параллельно включенные управляемые делителя 9 и 10, представляющие собой двоичные счетчики, в которых предусмотрена возможность разовой установки кодов чисел !V и N2. Импульсы на вход дополнительного управляемого делителя 10 поступают через линию задержки 18, которая смещает их на половину периода. Таким образом, импульсы с управляемого делителя 10 поступает на вход счетчика текущего значения функции, после окончания переходных процессов в нем от импульса, поступившего от

30 управляемого делителя 9.

248349

1 1 1

1 06Ш 1 1 1 2

2 - )7(, )1

Составитель И. А. Шелипова

Редактор Е. В. Семанова Техред А. А. Камышникова Корректор В. И. )Колудева

Заказ 3212!9 Тираж 480 Подписное

ПНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва )К-35, Раушская наб., д. 4!5

Типография, пр. Сапунова, 2

Так как управляемые делители включены параллельно, то общий коэффициент деления подсчитывается согласно формуле: где Р,1 — коэффициент деления управляемого делителя 9, К вЂ” коэффициент деления управляемого делителя 10, Коэффициенты К1 и К принимают целочисленные значения в диапазоне: где т — число разрядов счетчика делителя 9, n - — число разрядов счетчика делителя 10.

Коэффициент К,бшможет принимать как дробные, так и целочисленные значения в пределах где l — большее из чисел т или и.

После достижения порогового значения функции Л4 на счетчике текущего значения функции 1 сигнал управления делителями 9 и

10 поступает через дешифратор пороговых значений функции 2, счетчик номера порога 8 и дешифратор номера порога 4, в котором добавлены выходы для управления делителем 10.

Дешифратор номера порога 4 записывает через группы вентилей 5 и б и блоки памяти коэффициентов деления 7 и 8 новые числа

У; и N в управляемые делители 9 и 10 соответственно. Аппроксиматор переходит на новый участок ха актеристики. При этом целочисленные коэффициенты деления могут осуществляться как двумя управляемыми делителя, так и одним из них при отключенном другом.

Предмет изобретения

Аналого-цифровой функциональный преобразователь, содержащий управляемый делитель частоты, выход которого связан со счетчиком текущего значения функции, выходы последнего через соединенные последовательно дешифратор пороговых значений функции, счетчик номера порога, дешифратор номера порога, группу вентилей и блок памяти коэффициентов подключены к установочным входам управляемого делителя частоты, а управляющие входы группы вентилей через линию задержки соединены с выходом управляемого делителя частоты, отличиоцийся тем, что, с целью повышения точности работы преобразователя, в нем параллельно управляемому делителю частоты через линию задержки подключен второй управляемый делигель частоты, а другой выход дешифратора номера порога через дополнителньую группу вентилей и дополнительный блок памяти коэффициентов соединен с установочными входами второго управляемого делителя частоты.

Аналого-цифровой функциональный преобразователь Аналого-цифровой функциональный преобразователь 

 

Похожие патенты:
Наверх