Патент ссср 257545
О П И С А Н И Е 257545
И ЗОБРЕТЕ Н ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №вЂ”
Заявлено 05. т1!!!.1968 (№ 1262739,18-24) с присоединением заявки ¹â€”
Приоритет—
Опубликовано 20.Х!.1969. Бюллетень № 36
Дата опубликования описания II.XII.1970
Кл. 21а, 36,18
Комитет по делам изобретений и открытий при Совете Министров
СССР.ЧПК Н 03k
УДК 681.325.65 (088.8) Автор изобретения
В. А. Гринкевич!
К. 1Л i, l:
Заявитель
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ «ИЛИ-И-НЕ» И «ИЛИ-И»
Предложенный логический элемент относится к элементам вычислительной техники и может быть использован в устройствах цифровой автоматики и вычислительной техники.
Известны логические элементы, содержащие входные схемы на транзисторах со связанными эмиттерами, базы которых подключены ко входам элемента, и элемент «И» и
«И-НЕ» «со связанными базами», состоящий из входных транзисторов, инвертирующего транзистора и выходных эмиттерных повторителей. Однако в этих схемах — большая зависимость задержки сигнала от числа входов
«или».
Предложенный логический элемент отличается тем, что объединенные эмиттеры каждой из: входных схем со связанными эмиттерами подключены к эмиттерам входных транзисторов элемента «со связанными базами».
Это позволяет одновременно реализовать функции «ИЛИ-И-НЕ» и «ИЛИ-И» и повысить устойчивость работы.
Схема предложенного логического элемента приведена на чертеже.
Она состоит из логического элемента «И» и
«И-НЕ» 1 «со связанными базами»и нескольких входных схем со связанными эмпттерами
2, общие эмиттеры каждого из которых подключены к одному из нескольких эмиттероз входных транзисторов 8 элемента 1 «со связанными базами», общего коллекторного резистора 4, инвертирующего транзистора 5 и общего для транзисторов 8 и 5 токозадающего оазового резистора 6, коллекторного резистора 7, инвертирующего транзистора 5 и двух выходных эмиттерных повторителей на выходных транзисторах 8 и 9. Кроме того, схема содержит шины 10, 11 питания элемента, входы и выходы 12, 18 и 14, 15 элемента соответто ственно. Эмиттерный резистор 16 входных схем со связанными эмиттерами 2 подключен к шине II питания, Схема предложенного элемента позволяет расширить логические возможности элемента
1б «со связанными базами», так как элемент выполняет одновременно функции «ИЛИ-И-НЕ» и «ИЛИ-И» в системе положительной логики, а кроме того. увеличивается нагрузочная способность элемента за счет дополнительного усиления по току на транзисторах входных схем, увеличивается помехозащищенность схемы и устойчивость ее работы.
Количество входных схем со связанными эмиттерами и количество транзисторов в,каждой из них определяется количеством необходимых входов на логические схемы «И» и
«ИЛИ» (или «ИЛИ» и «И» в системе отрицательной логики). Строго одновременное переключение входных транзисторов 8 и инвер—:èýóþùåãî транзистора 5 элемента «со свя257545
Предмет изобретения
1 ю
Составитель Ю. Колотов
Техред А. А. Камышникова Корректор Л. А. Царькова
Редактор Данилова
Заказ 262/1946 Тираж 480 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Тип. Харьк, фил. пред. «Патент» ванными базами» обеспечивается соответствующим превышением минимального значения тока через эмиттерный резистор 1б над с ммой токов через резисторы 4 и б при включенном (насыщенном) транзисторе 8.
Логический элемент «ИЛИ-И-НЕ» и
«ИЛИ-И», содержащий входные схемы на транзисторах со связанными эмиттерами, базы которых подключены ко входам элемента, и элемент «И» и «И-НЕ» «со связанными базами», состоящий из входных транзисторов, инвертирующего транзистора и выходных эмит5 терных повторителей, отличающийся тем, что, с целью одновременной реализации функций
«ИЛИ-И-НЕ» и «ИЛИ-И» и повышения устойчивости работы, объединенные эмиттеры каждой из:входных схем со связанными эмиттерами подключены к эмиттерам входных транзисторов элемента «со связанными базами».
f gl
I
1 ,! ! !
I