Патент ссср 277018

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

2770IS

Союэ Советских

Социалистических

Респурлин

Зависимое от авт. свидетельства №

Кл. 21ат, 36/22

Заявлено 1 I.Ë V.1969 (№ 1330433/18-24) с присоединением заявки №вЂ”

Приоритет

Опубликовано 22.VII.1970. Бюллетень № 24

Дата опубликования описания 2.XI.1970 комитет по делам иэобретеиии и открытий при Совете Министров

СССР

МПК Н 034 23/00

УДК 621.374.32(088.8) Авторы изобретения

Л. С. Ситников, С. Е, Токовенко и Л. Л. Ут

Заявитель

РЕВЕРСИ ВНЬ1й СЧ ET× И К И(ЧИУЛЬСОВ

Настоящее изобретение относится к радиоэлектронике, может быть использовано в автоматике и измерительной технике.

Известны реверсивные счетчики импульсов, содержащие реверсивные пересчетные разряды на базе двоичных элементов — триггеров.

Реверсивное управление счетными разрядами подобных устройств обеспечивается путем введения специального триггера, коммутирующего логические связи между триггерами. Необ- 1о ходимость в коммутации связей между триггерами в процессе счета приводит к значительному усложнению устройств, снижению их надежности и быстродействия.

Известные счетчики импульсов на базе фа- 15 зоимпульсных многоустойчивых элементов значительно проще и надежнее счетчиков на базе триггеров, однако они характеризуются сравнительно невысоким быстродействием изза неооходимости временной привязки счетных 20 сигналов к импульсам опорной последовательности.

Цель настоящего изобретения — повышение быстродействия счетчика при одновременном его упрощении. Предложенный счетчик отли- 25 чается тем, что в качестве счетного разряда использованы двоичные декады прямого счета в динамическом режиме. Информация о состоянии счетного разряда снимается через схемы совпадения, управляемые выходными сиг- 30 калами дополнительного делителя частоты синхроимпульсов.

На фиг. 1 представлена функциональная схема первого разряда счетчика, на фиг. 2— вариант построения схемы совпадения.

В устройство входит счетный разряд 1 со схемамп запрета 2 и объединения 8, генератор синхроимпульсов 4 с дополнительным делителем 5, схема вычитания частот 6 и схемы совпадения 7.

Работа устройства заключается в следующем, При подаче на вход счетной триггерной декады синхрэнизирующих импульсов íà Bblxopax триггеров циклически, через 10 спнхроимпульсов, появляются кодовые комбинации, соответствующие различным состояниям декады.

Если те же синхроимпульсы подаются на вход дополнительного делителя частоты на 10, то в момент формирования его выходного сигнала при отсутствии воздействия на декаду на выходах триггеров появляется одна и та же кодовая комбинация. Будем считать «нулевым динампческизт» состоянием декады такой случай, когда в момент прихода сигнала с делителя с выходов триггеров снимается нулевая кодовая комбинация. Любое другое значение кодовой комбинации в момент прихода импульса с делителя определяет другие динамические состояния декады.

2т7018

Если теперь на вход декады поступает импульс, не совпадающий во времени с синхронизирующим, то в следующий момент, совпадающий с моментом прихода импульса с делителя, появляется другая кодовая комбинация, на единицу превышающая предыдущую, и наоборот, запрет поступления . синхроимпульса вызывает появление кодовой комбинации, на единицу меньшей предыдущей. Таким образом, добавление или запрещение импульсов на входе декады обеспечивает переход ее из одного динамического. состояния в соседнее в ту или иную сторону, т. е. реверсивный режим счета.

Прямой счет — добавление импульсов— сигналы поступают на вход счетного разряда

1 через схему. объединения 8 в момент, не совпадающий во времени с синхроимпульсами.

Обратный счет — запрет каждым счетным сигналом синхронизирующего при помощи схемы запрета 2.

Состояние декады фиксируется схемами совпадения 7, которые управляются выходными сигналами делителя 5. Значение импульснокодовых комбинаций на выхода.х схем совпадения однозначно характеризует состояние декады. Сигналы с выходов схем совпадения (импульсный двоично-десятичный код) поступают в дальнейшем на устройство вывода, которое может быть построено по известным принципам.

Схема вычитания частот б формирует сигналы переноса. В случае отсутствия счетных сигналов частоты следования импульсов а выходах делителя и декады одинаковы, в соответствии с этим на выходах 8 и 9 схемы вычитания сигналов нет.

Если частота следования импульсов прямого счета выше частоты сигналов обратного счета, то и частота следования выходных импульсов декады выше частоты следования сигналов па выходе делителя и наоборот. В соответствии с этим на выходе 8 появляются сигналы с частотой, равной IIpeBblIllc ншо частоты выходных сигналов делителя над частотой следования сигналов на выходе декады (сигналы переноса обратного счета), а на выходе

9 — с частотой, равной превышению частоты сигналов ка выходе декады над частотой сигналов на выходе делителя. В любом случае реализуется условие выделения сигналов переC+N С У

10 10 — 10 носа, где С вЂ” синхронпзирующие, à N — счетные импульсы.

На фиг. 2 представлен один из возможных

10 вариантов схемы совпадения 7. Импульсы с выхода делителя поступают на вход 10 нормально открытого транзистора 11. Сигналы с триггеров, поступающие на выходы 12, проходят па выходы 13 в момент запирания тран15 зистора П. При необходимости они могут быть сглажены конденсаторами 14.

Предлагаемая схема счетчика обеспечивает счет сигналов в обоих направлениях с быстродействием, равным частоте следования синхро20 импульсов. Никакой коммутации в процессе счета не требуется, т. е. может использоваться декада прямого счета. Делитель может быть выполнен, например, на базе синхронизированного генератора. Таким образом моя но

25 создавать не только десятичные счетчики, по и счетчики с другим основанием, например 2".

В случае построения c÷åò÷èêà импульсов в виде комбинации предлагаемого решения (Г1ервые разряды) и фазоимпульсного счетчика в чо качестве TBKTcBblx импульсов могут быть ис. пользованы сигналы с выхода делителя 5.

Предмет изобретения

Реверсивный счетчик импульсов, содержащий счетные декады со схемами запрета и объединения, генератор синхронизирующих сигналов, схему вычитания частот, отличаю40 и ийся тем, что, с целью повышения быстродействия и расширения функциональных возможностей, в него введены делитель частоты синхронизирующих сигналов и схемы совпадения, причем вход делителя соединен с вы45 ходом генератора синхроимпульсов, а выход подключен ко входам схем совпадения, вторые входы которых соединены с кодовыми выходами счетных разрядов.

277018

/2 !2 т2 !2

9 иг 2

Составите.!ь Д. И. Голубович

Редактор Б. Б. Федотов Тсхр.д А. А. Камышникова Корректор О. И. Усова

Заказ 3082, 5 Тира >к 480 Г1одписное

1И111И11И Коз!итета но дьлаз! изобретении и открытий при Совстс Министров СССР

Москва, Ж-35, Рау!нская наб., д. 4 5

Типография, пр. Сапунова, 2

Патент ссср 277018 Патент ссср 277018 Патент ссср 277018 

 

Похожие патенты:

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к автоматике и вычислительной технике и может быть применено в электронных устройствах специального и общего назначения для прямого и обратного счета импульсов, учитывая при этом знак результата

 // 353352

 // 411647

 // 413631
Наверх