Устройство для определения нагрузочной способности микросхем



Устройство для определения нагрузочной способности микросхем
Устройство для определения нагрузочной способности микросхем
G01R31/31915 - Устройства для определения электрических свойств; устройства для определения местоположения электрических повреждений; устройства для электрических испытаний, характеризующихся объектом, подлежащим испытанию, не предусмотренным в других подклассах (измерительные провода, измерительные зонды G01R 1/06; индикация электрических режимов в распределительных устройствах или в защитной аппаратуре H01H 71/04,H01H 73/12, H02B 11/10,H02H 3/04; испытание или измерение полупроводниковых или твердотельных приборов в процессе их изготовления H01L 21/66; испытание линий передачи энергии H04B 3/46)

Владельцы патента RU 2723968:

федеральное государственное автономное образовательное учреждение высшего образования "Самарский национальный исследовательский университет имени академика С.П. Королёва" (RU)

Устройство для определения нагрузочной способности микросхем относится к области микроминиатюризации и технологии радиоэлектронной аппаратуры и может быть использовано для контроля параметров микросхем при их производстве. Устройство для определения нагрузочной способности микросхем содержит источник опорного напряжения 1, генератор прямоугольного напряжения 2, испытуемую микросхему 3, повторитель 4, компаратор 5, элемент И 6, одновибратор 7, элементы нагрузки 8-1…8-k, коммутатор 9, реверсивный счетчик импульсов 10, дешифратор 11 и индикатор 12. Техническим результатом при реализации заявленного решения является повышение точности и достоверность определения нагрузочной способности микросхем. 1 ил.

 

Изобретение относится к области микроминиатюризации и технологии радиоэлектронной аппаратуры и может быть использовано для контроля параметров микросхем при их производстве.

Известно устройство для определения нагрузочной способности дискретных схем (авторское свидетельство СССР №836606, МПК G01R 31/28, опубл. 07.06.81. Бюл. №21), содержащее коммутатор, три генератора, триггер, усилитель, индикатор, дифференцирующий элемент, элемент И и блок памяти.

Недостатками устройства являются низкие точность и достоверность определения нагрузочной способности.

Наиболее близким к предлагаемому изобретению является устройство для определения нагрузочной способности микросхем (патент на изобретение РФ №2649244, МПК G01R 31/28, опубл. 30.03.18. Бюл. №10), содержащее источник опорного напряжения, генератор прямоугольного напряжения, повторитель, компаратор, элемент И, одновибратор, элементы нагрузки, коммутатор, счетчик импульсов, реверсивный счетчик импульсов, дешифратор и индикатор.

Недостатками устройства являются сложность, а также низкие точность и достоверность определения нагрузочной способности.

В основу изобретения поставлена задача упростить устройство, а также повысить точность и достоверность определения нагрузочной способности микросхем.

Данная задача решается в устройстве для определения нагрузочной способности микросхем, которое содержит элементы нагрузки, коммутатор, каждый из выходов которого подключен к входу одноименного элемента нагрузки, реверсивный счетчик импульсов, индикатор, последовательно соединенные генератор прямоугольного напряжения и элемент И, повторитель, вход которого и сигнальный вход коммутатора объединены и подключены к выходной клемме испытуемой микросхемы, последовательно соединенные источник опорного напряжения и компаратор, второй вход которого подключен к выходу повторителя, а выход - ко второму входу элемента И, одновибратор, вход которого также подключен к выходу компаратора, а выход - к вычитающему входу реверсивного счетчика импульсов, суммирующий вход которого подключен к выходу элемента И, дешифратор, каждый из входов которого подключен к одноименному выходу реверсивного счетчика импульсов, каждый из выходов дешифратора подключен к одноименному входу индикатора, согласно изобретению в нем источник опорного напряжения выполнен управляемым, а также связанным своим управляющим входом с выходом компаратора, а каждый из входов коммутатора подключен к одноименному выходу реверсивного счетчика импульсов.

Это упрощает устройство, а также дает повышение точности и достоверности определения нагрузочной способности микросхем.

На чертеже представлена блок-схема предлагаемого устройства.

Устройство содержит источник опорного напряжения 1, генератор прямоугольного напряжения 2, испытуемую микросхему 3, повторитель 4, компаратор 5, элемент И 6, одновибратор 7, элементы нагрузки 8-1…8-k, коммутатор 9, реверсивный счетчик импульсов 10, дешифраторы и индикатор 12.

В устройстве последовательно соединены генератор прямоугольного напряжения 2 и элемент И 6, а также источник опорного напряжения 1 и компаратор 5, выход которого подключен к управляющему входу источника опорного напряжения 1 и ко второму входу элемента И 6.

Вход повторителя 4 и сигнальный вход коммутатора 9 объединены и подключены к выходной клемме испытуемой микросхемы 3. Выход повторителя 4 связан со вторым входом компаратора 5.

Вход одновибратора 7 подключен также к выходу компаратора 5, а выход - к вычитающему входу реверсивного счетчика импульсов 10, суммирующий вход которого подключен к выходу элемента И 6.

Каждый из выходов реверсивного счетчика импульсов 10 подключен к одноименным входам коммутатора 9 и дешифратора 11. Каждый из выходов коммутатора 9 подключен к входу одноименного элемента нагрузки 8-1…8-k. Каждый из выходов дешифратора 11 подключен к одноименному входу индикатора 12.

Устройство позволяет определять нагрузочную способность испытуемой микросхемы 3 по изменению высокого уровня (первый режим) и по изменению низкого уровня (второй режим) ее выходного сигнала.

В соответствии с первым режимом устройство работает следующим образом. Выходное напряжение испытуемой микросхемы 3 поступает на вход повторителя 4 и сигнальный вход коммутатора 9. Последний первоначально находится в состоянии, когда элементы нагрузки 8-1…8-k отключены от выхода испытуемой микросхемы 3. Компаратор 5 сравнивает выходное напряжение повторителя 4 (оно практически совпадает с выходным напряжением испытуемой микросхемы 3) с выходным напряжением источника опорного напряжения 1. Последнее совпадает с минимально допустимым значением напряжения высокого уровня (логической «1») выходного сигнала испытуемой микросхемы 3. На выходе компаратора 5 формируется логическая «1», если первое из сравниваемых напряжений превышает второе, в противном случае - логический «0».

В случае использования исправной испытуемой микросхемы 3, при первоначальном состоянии коммутатора 9, выходное напряжение повторителя 4 превышает напряжение источника опорного напряжения 1 и на выходе компаратора 5 формируется логическая «1». Она поступает на второй вход элемента И 6, разрешая прохождение с его первого входа на выход импульсов высокого уровня генератора прямоугольного напряжения 2. Выходные импульсы элемента И 6 поступают на вход реверсивного счетчика импульсов 10. На его выходах формируются цифровые сигналы, код которых несет информацию о числе этих импульсов. «Вес» каждого разряда реверсивного счетчика импульсов 10, начиная со второго, в два раза выше предыдущего. Сигнал с каждого из выходов реверсивного счетчика импульсов 10 поступает на одноименный вход коммутатора 9.

Коммутатор 9, в соответствии с меняющимся кодом его входных сигналов, подключает элементы нагрузки 8-1…8-k к выходу испытуемой микросхемы 3, равномерно наращивая нагрузку. «Весовые» соотношения элементов нагрузки 8-1…8-k совпадают с «весовыми» соотношениями одноименных разрядов реверсивного счетчика импульсов 10.

При этом, с каждым новым переключением коммутатора 9, значение напряжения высокого уровня выходного сигнала испытуемой микросхемы 3, в связи с уменьшением сопротивления нагрузки (и возрастанием ее тока), уменьшается. До тех пор, пока это напряжение остается больше выходного напряжения источника опорного напряжения 1 (в течении всех рабочих циклов) на выходе компаратора 5 сохраняется логическая «1», поддерживающая процесс вычисления нагрузочной способности.

В противном случае на выходе компаратора 5 формируется логический «0», свидетельствующий о том, что значение выходного напряжения исследуемой микросхемы 3 вышло за пределы нормы и значение нагрузочной способности, зафиксированное реверсивным счетчиком импульсов 10 в последнем рабочем цикле, должно быть уменьшено на единицу. Для выполнения этого с выхода компаратора 5 на управляющий вход источника опорного напряжения 1 и вход одновибратора 7 поступает логический перепад с высокого уровня («1») на низкий («0»).

При этом выходное напряжение источника опорного напряжения 1 возрастает и фиксируется на большем (от первоначального значения) уровне. Его значение зависит от типа логики испытуемой микросхемы.

Это исключает в дальнейшем повторное (ложное) поступления импульса на вход реверсивного счетчика импульсов 10 в последнем рабочем цикле.

Одновременно с этим на выходе одновибратора 7 формируется импульс высокого уровня. Он поступает на инвертирующий вход реверсивного счетчика импульсов 10, уменьшая записанное в нем число на единицу.

Реверсивный счетчик импульсов 10 формирует код, который дешифратор 11 преобразует во входной код индикатора 12, производя тем самым запись числа n1, определяющего нагрузочную способность по первому режиму.

Для обеспечения второго режима работы устройства, позволяющего определять нагрузочную способность испытуемой микросхемы 3 по изменению низкого уровня ее выходного сигнала, необходимо:

- первый вход компаратора 5 подключить к выходу повторителя 4, а второй вход - к выходу источника опорного напряжения 1,

- значение выходного напряжения источника опорного напряжения 1 установить равным максимально допустимому значению напряжения низкого уровня (логического «0») выходного сигнала испытуемой микросхемы 3.

При этом, с каждым новым переключением коммутатора 9, значение напряжения низкого уровня выходного сигнала испытуемой микросхемы 3 увеличивается. До тех пор, пока это напряжение остается меньше выходного напряжения источника опорного напряжения 1 (в течение всех рабочих циклов) сохраняется процесс вычисления нагрузочной способности. Также выполняется ее коррекция на единицу. Выходное напряжение источника опорного напряжения 1 при этом убывает и фиксируется на меньшем (от первоначального значения) уровне.

Индикатор 12 отображает число n2, определяющее нагрузочную способность по второму режиму. В остальном работа всех блоков устройства в обоих режимах одинакова.

Кроме этого, преимуществами устройства по сравнению с прототипом являются: возможность работы с микросхемами ТТЛ, ТТЛШ и МОП - серий, определение нагрузочной способности микросхем в двух режимах работы не меняя состав его блоков, обеспечение автоматического режима работы и адаптированность к смене испытуемых микросхем 3 и элементов нагрузки 8-1…8-k.

Устройство для определения нагрузочной способности микросхем, содержащее элементы нагрузки, коммутатор, каждый из выходов которого подключен к входу одноименного элемента нагрузки, реверсивный счетчик импульсов, индикатор, последовательно соединенные генератор прямоугольного напряжения и элемент И, повторитель, вход которого и сигнальный вход коммутатора объединены и подключены к выходной клемме испытуемой микросхемы, последовательно соединенные источник опорного напряжения и компаратор, второй вход которого подключен к выходу повторителя, а выход - ко второму входу элемента И, одновибратор, вход которого также подключен к выходу компаратора, а выход - к вычитающему входу реверсивного счетчика импульсов, суммирующий вход которого подключен к выходу элемента И, дешифратор, каждый из входов которого подключен к одноименному выходу реверсивного счетчика импульсов, каждый из выходов дешифратора подключен к одноименному входу индикатора, отличающееся тем, что в нем источник опорного напряжения выполнен управляемым, а также связанным своим управляющим входом с выходом компаратора, а каждый из входов коммутатора подключен к одноименному выходу реверсивного счетчика импульсов.



 

Похожие патенты:

Изобретение относится к области электроэнергетики и может быть использовано при создании сетевых испытательных стендов для проверки силовых трансформаторов на стойкость к токам короткого замыкания.

Изобретение относится к технике связи. Технический результат – расширение функциональных возможностей и повышение достоверности информации о занятости портов коммутационных панелей волоконно-оптических линий связи.

Изобретение относится к области измерительной техники и касается способа определения деградации фитооблучателя на основе квазимонохроматических светодиодов. Способ заключается в том, фитоблучатели на основе светодиодов с синими и красными кристаллами одновременно в течение выбранного периода времени подвергают воздействию током.

Изобретение относится к технике измерения тепловых параметров кристаллов бескорпусных полупроводниковых изделий в составе электронных модулей и может быть использовано для контроля качества сборки электронных модулей как на этапах разработки и производства электронных модулей, так и на входном контроле предприятий-потребителей электронных модулей при оценке их температурных запасов.

Изобретение относится к области электротехники, в частности к линейным разъединителям. Технический результат заключается в обеспечении быстрой локализации места повреждения, улучшения показателей надежности электроснабжения и снижения недоотпуска электроэнергии от аварийного простоя сети.

Изобретение относится к тестированию функциональных блоков встроенной системы. Технический результат – повышение точности тестирования.

Изобретение относится к контролю и испытанию электронных схем, в частности, к тестовым системам для контроля электронных соединений электронных узлов с контролируемой печатной платой.

Изобретение относится к электротехнике, в частности к устройствам релейной защиты и противоаварийной автоматики электрических сетей с нейтралью, заземленной через дугогасящий регулируемый реактор, и может быть использовано для контроля наличия и правильности подключения присоединений к непосредственно подключенному на объекте устройству определения поврежденного фидера (ОПФ) без отключения присоединения от сети для выполнения диагностики правильности сборки каждого контролируемого присоединения на стадии отладки или при ремонте устройства ОПФ.

Изобретение относится к области радиотехники, в частности к автоматизированным электрическим испытаниям бортовых ретрансляционных комплексов телекоммуникационных космических аппаратов (КА) в процессе проектирования, производства на заводе-изготовителе, а также при заводских, приемо-сдаточных и предстартовых испытаниях КА.

Изобретение относится к области электротехники, в частности к устройствам противоаварийной автоматики подстанций напряжением 6-35 кВ, и может быть использовано для быстрого обнаружения повреждений в питающей сети распределительного устройства в момент их возникновения с целью осуществления быстродействующего переключения потребителей на резервный источник питания.

Изобретение относится к области измерительной и испытательной техники, в частности к испытаниям электротехнической аппаратуры под нагрузкой с возможностью подходящим образом обнаруживать аномалии на основе сбоя реле.
Наверх