Устройство для синхронизации аппаратуры приема и обработки дискретной информации

 

О П И С А Н И Е 308533

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сове Советских.

Сопивлистическив

Ревпуйяик

Зависимое от авт. свидетельства №

Заявлено 15.Х.1969 (№ 1366124/26-9) с присоединением заявки №

Приоритет

Опубликовано 01.Vll.1971. Бюллетень № 21

Дата опубликования описания 23Х111.1971

МПК Н 041 7/02

Комитет по делам изсоретеиии и открытий, пр» Совете Министров

СССР

УДК 621.394.662.2 (088.8) Авторы изобретения

С. А. Даниэлян, М. Н. Колтунов и Г. В. Коновал

Заявитель

УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ АППАРАТУРЫ ПРИЕМА

И ОБРАБОТКИ ДИСКРЕТНОЙ ИНФОРМАЦИИ

Известное устройство для синхронизации аппаратуры приема и обработки дискретной информации без непосредственного воздействия на задающий генератор содержит управляемый делитель частоты следования импульсов, фазовый дискриминатор и источник синхронизирующих импульсов, подключенный к первому входу фазового дискриминатора, выходы которого подключены к реверсивному счетчику.

Цель изобретения — уменьшение рабочей тактовой частоты и повышение точности синфазировани я синхронизируемых импульсных последовательностей.

Для этого в предлагаемом устройстве на выходе управляемого делителя включена линия задержки на время, равное периоду следования импульсов задающего генератора, отводы которой подсоединены к первым входам схем «И», вторые входы которых подключены к реверсивному счетчику через дешифратор, а выходы схем «И» через схему «ИЛИ» соединены со вторым входом фазового дискриминатора, при этом с выходов дешифратора поданы импульсы на управляемый делитель частоты для изменения его коэффициента деления при переходе реверсивного счетчика из состояния, соответствующего нахождению импульса задающего генератора на одном из крайних отводов линии задержки, в состояние, соответствующее нахождению импульса задающего генератора на другом крайнем ее отводе.

На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 — временные диаграммы работы устройства; на фиг. 3— принципиальная схема корректируемого делителя и узла его управления и временная диаграмма, поясняющая их работу.

10 Источник 1 синхронизирующих импульсов подключен к одному из входов фазового дискриминатора 2. Этот вход является входом всего устройства. Другой вход дискриминатора подключен к выходу схемы «ИЛИ» 3, вхо15 ды которой соединены с выходами схем «И»

4, число которых равно числу отводов линии 5 задержки, подключенных к сответствующим входам указанных схем «И». Вторые входы схем «И» подключены к дешифратору 6 со20 стояний реверсивного счетчика 7, причем входы дешифратора б и входы реверсивного счетчика соединены между собой. Прямой и реверсивный входы указанного счетчика связаны с соответствующими входами фазового

2s дискриминатора 2. Первый и последний выходы дешифратора 6 состояний подключены к узлу 8 управления коэффициентом деления корректируемого делителя 9 частоты следования импульсов задающего генератора 10. Вы30 ходы узла 8 управления соединены с входами

308533

4 управления коэффициента деления делителя 9, а выход задающего генератора 10 — со счетным входом делителя 9. Выход делителя 9 подключен к входу линии б задержки. Время задержки этой линии равно периоду следования импульсов задающего генератора 10. Выходом всего устройства является выход схемы

«ИЛИ» 8.

На временных диаграммах работы устройства (см. фиг. 2) приняты следующие обозначения: а — импульсы задающего генератора, б — синхронизирующие импульсы, в — импульсы корректируемого делителя частоты, г — импульсы на выходе схемы «ИЛИ» (выходные импульсы).

Буквами без штриха обозначены временные диаграммы для случая, когда период Т, следования синхронизирующих импульсов меньше периода 4l p следования импульсов корректируемого делителя, коэффициент деления которого принят равным четырем. Буквами со штрихом обозначены временные диаграммы, для случая, когда T, ) 4ТО. На диаграммах хорошо видны интервалы, когда изменяется коэффициент деления (t> — t и 4 — t4). В ин1Ьфвале (tt — t>) коэффициент деления равен трем, а в интервале (t> — tq ) — пяти.

--Специальными элементами, определяющими работу устройства, являются корректируемый делитель 9 и узел 8 его управления (cM. фиг. 3).

Делитель 9 в случае, например, деления на четыре, может быть выполнен на двух триггерах 11 и 12 и четырех вентилях 18 — 1б. Импульсы задающего генератора проходят через вентиль на установки триггера только в том случае, если предварительно на другом входе вентиля устанавливается положительный потенциал.

Например, на выходе а устанавливается положительный потенциал. В следующий такт импульсы проходят через вентиль 18 и устанавливают положительный потенциал на выходе г, При отсутствии управляющих сигналов 17 делитель делит на четыре, так в каждый такт изменяется состояние одного из триггеров 11 и 12. Сигналы с выхода б свободно проходят через схему «И» 18, изменяя фазу на обратную, Вентиль 19 закрыт для прохождения сигналов.

При поступлении управляющего импульса с задержкой относительно отрицательного перепада выхода а, превышающей время задержки сигнала в линии задержки, происходит переключение отводов линии задержки с последнего на первый и изменение коэффициента деления с четырех на пять. В этом случае

4 импульс поступает на вход 20 триггера 21, который закрывает схему «И» 18. Однако сигнал с выхода г открывает вентиль 22, который в следующем такте возвращает триггер 21 в исходное положение и открывает схему «И» 18. Таким образом, управляющий сигнал, который подается на вход вентиля 14, задерживается на один такт, т. е. коэффициент деления делителя увеличивается до пяти.

Если импульсы 17 на входе расположены так, как указано на диаграмме, то следующий импульс переключает рев pcHBHbIH счетчик из первого положения в последнее. При этом коэффициент деления делителя должен уменьшиться с четырех до трех. Управляющий сигнал 28 поступает на триггер 24, в результчте чего сигнал с выхода в проходит через вентиль 19, Вентиль 14 открывается раньше на один такт, и коэффициент деления делителя становится равным трем. При отсутствии отрицательного импульса на выходе в вентиль 19 закрывается, так как его выходной сигнал возвращает триггер 24 в исходное состояние.

Предмет изобретения

Устройство для синхронизации аппаратуры приема и обработки дискретной информации без непосредственного воздействия на задающий генератор, содержащее управляемый делитель частоты следования импульсов, фазовый дискриминатор и источник синхронизирующих импульсов, подключенный к первому входу фазового дискриминатора, выходы которого подключены к реверсивному счетчику, отличающееся тем, что, с целью уменьшения рабочей тактовой частоты и повышения точности синфазирования синхронизируемых импульсных последовательностей, на выходе управляемого делителя включена линия задержки на время, равное периоду следования импульсов задающего генератора, отводы которой подсоединены к первым входам схем «И», вторые входы которых подключены к реверсивному счетчику через дешифратор, а выходы схем «И» через схему «ИЛИ» соединены со вторым входом фазового дискриминатора, при этом с выходов дешифратора поданы импульсы на управляемый делитель частоты для изменения его коэффициента деления при переходе реверсивного счетчика из состояния, соответствующего нахождению импульса задающего генератора на одном из крайних отводов линии задержки, в состояние, соответствующее нахождению импульса задающего генератора на другом крайнем ее отводе.

308533

Редактор T. Иванова

Заказ 2218/14 Изд. № 967 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

d

17 гв

Составитель А. Мермаи

Техред А. А. Камышникова Корректор "f. А. Абрамова

Устройство для синхронизации аппаратуры приема и обработки дискретной информации Устройство для синхронизации аппаратуры приема и обработки дискретной информации Устройство для синхронизации аппаратуры приема и обработки дискретной информации Устройство для синхронизации аппаратуры приема и обработки дискретной информации 

 

Похожие патенты:

Изобретение относится к схеме подавления джиттера (дрожания) для удаления обусловленной джиттером составляющей, имеющейся в синхронном опорном тактовом сигнале, который подается из схемы синхронизации в схему фазовой автоподстройки в коммутационной системе, что дает возможность этой схеме формировать из указанного синхронного сигнала стабильный тактовый сигнал

Изобретение относится к способу и устройству выделения тактового сигнала для восстановления тактового сигнала из потока данных

Изобретение относится к области передачи дискретной информации, а именно к устройству синхронизации приемника с передатчиком с использованием характеристик цифрового сигнала для управления фазой генератора, управляемого напряжением

Изобретение относится к восстановлению тактовой синхронизации и цикловой синхронизации в системах связи

Изобретение относится к радиотехнике и может быть использовано в приемных устройствах

Изобретение относится к радиотехнике и может быть использовано в устройствах обнаружения и оценки частоты радиоимпульсов, в том числе в системах радиосвязи и радиолокации

Изобретение относится к электронике для измерения характеристик высокоскоростных сигналов, которые применяются в цифровых регистраторах быстропротекающих процессов и радиолокационных приемниках

Изобретение относится к области транспортных сетей и технологиям, выполняющим функции транспортировки информационного потока передачи данных, синхронизации информационных потоков, автоматики, средств связи, вычислительной техники

Изобретение относится к радиотехнике и предназначено для использования в системах передачи дискретной информации по каналам связи с замираниями сигнала
Наверх