Разрядный блок оперативного запоминающегоустройства

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

3142 3I

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ч"

Заявлено 29 т 1!.1968 (№ 1262647/18-24) с присоединением заявки ¹â€”

Приоритет—

Опубликовано 07.1Х.1971. Бюллетень М 27 ,Дата опубликования оппса пя 27/ХII.1971

МП1; G 11с 7/00

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 681.327.025 (088.8) Автор изобретения

В. Е. Хавкин

Заявитель

РАЗРЯДНЪ|Й БЛОК ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО

УСТРОЙСТВА

Изобретение относится к области вычислительной техники.

Известна схема разрядного блока операти|вного запоминающего устройства, содержащая схему формирования команд записи, потенIIHалbHо-импульсные ячейки «ÍE — И», базы которых соединены с потенциальными входами блока, формирователи импульсов разрядного тока с трансформаторным входом.

Однако для таких схем характерны значительная, величина задержки сипнала в цепи регенерации, большая потребляемая мощность и большое количество элементов.

Оп|исываемое устройство отличается от известного тем, что в него дополн ителыно введены транзисторы, коллекторные цепи которых соединены с концом общей первичогой оомотки тра сформатора, а база каждого транзистора соединена с выходом соответствующей импульсно - потенциальной ячейки

«HE — И», коллекторная цепь каждой из которых подсоедииена к соответствующему .выходу схемы формирования команд записи.

Это позволяет увеличить быстродействие устройства,и уменьшить потребляемую мощность.

На чертеже изображена блок-схема запоминающего устройства.

Разрядный блок содср,кит схему формирования команд записи, на выходы которой подключены эмиттерные повторители на транзисторах Т,— Т„отенциально-импульсные ячейки «HE — 1» па транзисторах

5 Т5 — Т12, транзисторы Т13 Т2р формирователи ихтпульсов разр-,дного тока,на транзисторах

Т21, Т22.

Устр йство работает следующпхт образом.

Схема формирования импульсов команд рас10 шифровызает признаки «запись — регенерация», «ста рш,ие — младшие адреса» и в зависимости от ппх формирует импульсы команд управления, причем импульс команды может появиться только па выходе одного нз трап15 зпсторов Ti — Тч.

Далее импульс команды подается на коллекторные шины соответствующих потенциально-импульсных ячеек «HE — И» (Т5 — Т,.) для одного разряда. На вход транзисторов

Т,— Та подаются потенциалы от арифметического устройства. Е, транзисторахт Те — Т,2 прикладываются потенциалы от триггеров рсгпстра числа.

Импульсы с коллекторов транзисторов Тс, Т-„Т1о, Т„подаются соответ|ственпо .на входы транзисторов Т,—,— Т2о запускаемого каскада формирователя, собранного на трапзпстоТ22.

Импульсы с коллекторов транзисторов Тв, 30 Те, Тс, Т, подаются соответственно па входы

314231

4 команда лыааь

Составитель М. Зимина

Текред T. Курилко

Редактор M. Аникеева

Корректоры 3, Тарасова и Т. Миронова

Заказ 5587 Изд. № 1235 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, )К-35, Раушская паб., д. 4/5

Загорская типография транзисторов Тi3 — Ti каскада, запускающего формирователь на транзисторе Тг .

В зависимости .от потенциалов, поданных на входы транзисторов Тз — T», и импульсов, поступающих с транзисторов Т вЂ” Т4, один из двух тра нзисторов (для каждого разряда), на коллекторы которых подана команда, оказывается закрытым, что ведет к открыванию одного из четырех транзисторов среди

Т|з — Tig ил и Т» Т2в.

Протекающий по коллекторной цепи через первичную обмотку трансформатора ток открывает транзистор Т21 или Т 2, формирующий,им пульс тока, разрядной записи той или другой полярности.

Предмет изобретения

Разрядный блок оперативного запоминающего устройства, содержащий схему формирования команд записи, потенциально-mMпульоные ячейки «НŠ— И», базы которых соединены с потенциальным и входами блока, формирователи импульсов разрядного тока с трансформаторным входом, отличающийся тем, что, с целью повышения быстродействия и уменьшения п отребляемой мощности, дополвительно возведены ppBtH3HcToipbl, коллекторныс цепи которых соединены с концом общей первич ной обмотки трансформатора, а база каждого транзистора соединена с выходом соотBcTcTBóþùåé импульснонпотенциальной ячейки «НŠ— И», кюллекторная цепь каждой из которых подсоединена к соответствующему .выходу схемы формирования команд записи.

Разрядный блок оперативного запоминающегоустройства Разрядный блок оперативного запоминающегоустройства 

 

Похожие патенты:

Изобретение относится к способу записи, способу управления и устройству для записи

Изобретение относится к способу определения логического состояния выбранных ячеек памяти, имеющихся в запоминающем устройстве с матричной адресацией

Изобретение относится к способам и устройству считывания матрицы памяти полного сканирования

Изобретение относится к вычислительной технике приборостроения и может быть использовано для стирания записей с неоднородных полупроводниковых носителей информации, в частности устройств энергонезависимой памяти, флэш-памяти и т.п

 // 360691
Наверх