Постоянное запоминающее устройство с записью информации /г- ричными блочными кодами

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

365734

Союз Советских

Социаттистических

Республик

Зависимое от авт. свидетельства №

Заявлено 06.1Х.1971 (№ 1693872!18-24) с присоединением заявки №

Приоритет

Опубликовано 081.1973. Бюллетень ¹ 6

Дата опубликования описания 7.III.1973

М. Ул. С 11с 17, 00

Комитет оо делам изобретений и открытий ори Совета Министров

СССР

УДК 681.327(088,8) Авторы изобретения А. М. Иванов, Е. К. Муранков, Е. Б. Ткачева и Э. Ю. Халитова

Заявитель

ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙС1 ВО С ЗАПИСЬЮ

ИНФОРМАЦИИ тг-РИЧНЬ1МИ БЛОЧНЫМИ КОДАМИ

Изобретение относится к области цифровой вычислительной техники и может быть использовано в цифровых вычислительных машинахх.

Известно постоянное запоминающее устройство с объединенныь и рядами запоминающих элементов и с записью информации в восьмеричном коде, содержащее запоминающие трансформаторы, кодовые провода, входные и выходные триоды, диодные шифраторы, преобразующие восьмеричный код в двоичный.

Ilo этому же принципу могут быть построены постоянные запоминающие устройства с записью информации в любом п-ричном или блочном коде.

К недостаткам таких запоминающих устройств следует отнести следующее: — большое количество диодов в шифраторе, что влечет уменьшение надежности ПЗУ; — нагрузка на запоминающий трансформатор меняется в зависимости от цифры а-ричного кода, соответствующей данному запоминающему трансформатору (число нагрузок может меняться от 1 до m) Iog2n, где т— ближайшее целое число к log2 и), что вызывает разброс амплитуд выходных сигналов, и следовательно, уменьшает зону устойчивой работы ПЗУ; — сигнал с выходной обмотки запоминающего трансформатора должен пройти в худшем случае через два пассивных элемента шифратора (два диода), при этом его амплитуда значительно уменьшается, что предполагает работу шифратора на активный усили5 вающий элемент; — слаботочные цепи, куда входят обмотки воспроизведения и шифраторы, достигают значительной длины, пх трудно выполнить, соблюдая правила высокочастотного монтажа, 10 и защитить от наводок, характер которых трудно заранее предусмотреть; — низкое быстродействие ЗУ, связанное с применением шифратора на пассивных элементах вместе с последующей усилительной

15 схемой; — из-за недостаточной нагрузки во вторичных обмотках запоминающих трансформаторов возможно возникновение колебательного переходного процесса, что также снижает

20 быстродействие.

Целью предлагаемого изобретения является улучшение конструкции постоянного запоминающего устройства, что влечет за собой

25 удобство в эксплуатации, возможность интегрального псполнения, уменьшеш1е габаритов, веса, улучшение помехозащищенности за счет уменьшения длины слаботочных связей, увеличение надежности, а также увеличение

30 быстродействия.

365734

Цель изобретения достигается тем, что шифратор на многообмоточных трансформаторах, входные обмотки которого связаны с запоминающими трансформаторами через входные транзисторы, базы ll эмиттеры которых подключены к выходным обмоткам запоминающих трансформаторов, причем эмиттеры, подключенные к запоминающим трансформаторам одного ряда опроса, объединены и подключены к одному из выходов дешифратора, управляющего выбором этого ряда запоминающих трансформаторов, а коллекторы входных транзисторов, подключенные к одноименным запоминающим трансформаторам каждого ряда опроса, объединены и подключены к одной из входных обмоток шифратора, подключенных через токозадающее сопротивление к источнику питания. Выходные обмотки многообмоточных трансформаторов шифратора подключены к базам и эмиттерам выходных транзисторов. Змиттеры последних объединены и подключены к одному из выходов дешифратора, управляющего выбором постоянного запоминающего устройства. В трансформаторы шифратора и в запоминающие трансформаторы введены дополнительные обмотки, выполненные в виде дешифрирующих колец из резистивного материала, На чертеже изображен один из разрядов постоянного запоминающего устройства для хранения информации в,п-ричпом коде.

Устройство состоит из кодовых проводов 1, прошивающих сердечники 2 запоминающих трансформаторов, каждый ряд 8, 4 или 5 которых образует группу по и сердечников 2, причем каждый сердечник соответствует цифре и-ричного кода, а кодовый провод 1 проходит через один из,п сердечникОв в зависимости от кода; вторичных обмоток б запоминающих трансформаторов, демпфирующих колец 7 запоминающих трансформаторов, которые служат для подавления колебательного переходного процесса в цепях трансформаторов, входных полупроводниковых транзисторов 8 (активных элементов), объединенных по коллекторам и подключенных к соответствующим входным обмоткам 9 шифратора, а также соединенных с трансформаторами одного ряда опроса 3, 4 или 5 и объединенных по эмиттерам, подключенных к дешифратору 10 выбора ряда опроса запоминающих трансформаторов 3, 4 или 5, причем входные обмотки шифратора 9 подключены через токозадающее сопротивление 11 к источнику питания; сердечников 12 трансформаторов шифратора, демпфирующих колец 18 трансформаторов шифратора, выходных обмоток 14 трансформаторов шифратора, соединенных с выходными активными элементами (транзисторами) 15 шифратора; кроме того, в состав постоянного запоминающего устройства входит схема 16 для управления выходными элементами. Запоминающие трансформаторы всех рядов опроса 8, 4 или 5, соответствующие одноименным цифрам и-ричного кода, образуют ряды записи-воспроизведения (столбцы) .

Устройство работает следующим образом.

При выборе дешифратором 10 одного ряда опроса 8, 4 или 5 запоминающих трансформаторов входные полупроводниковые транзисторы 8 будут открыты по эмиттерам, а при протекании импульса тока опроса в кодовом проводе 1 один из этих транзисторов 8 откроется и но базе, в результате чего во входной обмотке 9 шифратора возникнет ток, который наведет в выходных обмотках 14 шифратора сигналы, которые затем будут усилены выходными транзисторами 15.

Предмет изобретения

Постоянное запоминающее устройство с записью информации и-ричными блочными кодами, содержащее запоминающие трансформаторы, объединенные в ряды опроса и ряды записи-воспроизведения, дешифратор, шифратор, входные и выходные транзисторные ключи и блок управления, отличающееся тем, что, с целью повышения быстродействия устройства и его надежности, база и эмиттер каждого входного транзисторного ключа одного ряда опроса объединены через выходную обмотку соответствующего запоминающего трансформатора и подключены к соответствующему выходу дешифратора, коллекторы входных транзисторов каждого ряда записивоспроизведения объединены и подключены ко входным обмоткам шифратора, выполненного на многообмоточпых трансформаторах, выходные обмотки которых подключены к базам и эмиттерам соответствующих выходных транзисторных ключей, эмиттеры которых объединены и подключены к соответствующему выходу блока управления, причем в трансформаторы шифраторов и в запоминающие трансформаторы введены дополнительные обмотки, выполненные в виде дешифрирующих колец из резистивного материала, 365734

Составитель В. Гордонова

Техред Л. Грачева

Редактор Б, Нанкина

Корректор С. Сатагулова

Типография, пр. Сапунова, 2

Заказ 443/18 Изд. № 1111 Тираж 576 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Постоянное запоминающее устройство с записью информации /г- ричными блочными кодами Постоянное запоминающее устройство с записью информации /г- ричными блочными кодами Постоянное запоминающее устройство с записью информации /г- ричными блочными кодами 

 

Похожие патенты:
Наверх