Устройство регулируемого запаздывания

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено ОЗ.Ч.1971 (№ 1653231/18-24) с присоединением заявки №

Приоритет

Опубликовано 171Ч.1973. Бюллетень № 18

Дата опубликования описания 25Х!.1973

М. Кл. 6 06g 7/02

Комитет по делам изобретеиий и открытий при Совете Министров

УДК 681.337(088.8) Авторы изобретения

P. В. Коровин и А. H. Зюбан

Заявитель

УСТРОЙСТВО РЕГУЛ ИРУЕМОГО ЗАПАЗДЫВАН ИЯ

iL

Изобретение относится к устройствам для задержки аналогового сигнала и может найти применение при создании специализированных блоков аналоговых вычислительных устройств.

Известны устройства регулируемого запаздывания аналоговых сигналов, преобразованных в широтно-импульсную форму, содержащие дифференциальную цепочку, связанную с разделительными диодами, параллельно соединенные одновибраторы, генератор, управляемый одновибраторами, и триггеры с системой схем совпадения.

Однако в известных устройствах тактовые и измерительные фронты широтно-модулированных сигналов распространяются каждый по своему отдельному каналу, причем задержка каждого отдельного фронта задается отдельным одновибратором. При такой системе ооразования задержек возникают погрешности, связанные с иеидентичностью интервалов задержек, вырабатываемых различными одиовибраторами. Кроме того, в известных устройствах имеется только один интервал задержки, на который может быть отрегулировано устройство.

С целью повышения точности и упрощения регулировки времени задержки в предлагаемом устройстве входы интеграторов через ключи записи и блок размножения сигнала соединены с источником аналогового сигнала, а через ключи считывания — с источником напряжения считывания; ключи записи и ключи считывания через соответствующие

5 коммутаторы записи и считывания и ключи, управляемые триггерами записи и считывания соответственно, подключены к генератору тактовых импульсов, причем триггер записи соединен с источником сигнала запуска

10 непосредственно, а триггер считывания— через элемент регулируемой задержки, а выходы интеграторов через сумматор и триггер Шмидта соединены с выходом устройства.

15 На чертеже дана функциональн ая схема предлагаемого устройства.

Устройство содержит блок 1 размножения сигнала, на вход которого поступает задерживаемый аналоговый сигнал, разделяющий20 ся затем на и аналогичных сигналов без изменения мгновенных значений. Каждый из сигналов поступает на выход блока 1, последний подключен к потенциальному входу ключа 2 записи, выходы ключей 2 подклю25 чены, в свою очередь, ко входам интеграторов 8 на магнитных элементах с прямоугольной петлей гистерезиса. К другим входам инте-раторов 3 через ключи считывания 4 подключен источник 5 постоянного напряже30 ния считывания U„,. Управляющие входы

377795

8 ключей 2 записи через коммутатор б запис и ключ 7 соединены с выходом генератора 8 тактовых импульсов, с которым через последовательное соединение ключа 9 и коммутатора 10 считывания соединены ключи 4 считывания. Управляющий вход ключа 7 подключен через триггер 11 записи ко входу 12 источника сигнала «запуска». Вход 12 через элемент 13 регулируемой задержки и триггер 14 считывания подключен к управляющему входу ключа 9. Выходы интеграторов

3 через сумматор 15 и триггер Шмидта 1б подключены к выходу 17 устройства.

Задержка аналогового сигнала на заданный период т, осуществляется следующим образом.

В исходном положении триггеры 11 и 14 и коммутаторы б и 10 находятся в положении, при котором ключи 2, 4, 7 и 9 закрыты, а интеграторы 3 — в нулевом состоянии.

В элементе 13 регулируемой задержки выставляется требуемое время задержки, и в необходимый момент на вход 12 поступает сигнал на начало операции задержки. Этот сигнал воздействует на триггер 11 записи, который открывает ключ 7, и на коммутатор б записи через ключ 7 начинают поступать импульсы с генератора 8 тактовых импульсов. В течение интервала между первым и вторым импульсами коммутатор держит открытым первый ключ записи и в течение этого интервала входной аналоговый сигнал интегрируется первым интегратором 3. В интервале между вторым и третьим импульсами открыт второй ключ 2 записи, и очередная часть аналогового сигнала интегрируется вторым интегратором 3 и так далее.

По истечении времени т, после появления на входе 12 сигнала запуска возникает сигнал на входе элемента 13 регулируемой задержки, который воздействует на триггер 14 считывания, последний, открывая ключ 9, направляет тактовые импульсы с генератора 8 через ключ 9 на коммутатор 10 считывания, открывающий поочередно, как и коммутатор б, на время интервала между тактовыми импульсами ключи считывания 4, в результате

4 чего напряжением с источника 5 осуществляется преооразование записанной в интеграторах 3 информации во временные интервалы, поступающие на сумматор 15. На вы5 ходе последнего получается серия импульсов, длительность которых пропорциональна средним значениям входного аналогового напряжения за интервалы между тактовыми импульсами. Широтно-модулированные им10 пульсы с выхода сумматора нормализуются по амплитуде в триггере Шмидта 1б, а с его выхода эти импульсы поступают на выход 17 устройства.

Таким образом, задержка между записью

15 аналогового сигнала на интегратор и считыванием с него постоянна для всех интеграторов с точностью, обусловленной стабильностью генератора тактовых импульсов и может меняться в достаточно широких преде20 лах изменением времени задержки в элементе регулируемой задержки.

Предмет изобретения

Устройство регулируемого запаздывания, содержащее блок размножения сигнала, интеграторы на магнитных элементах, коммутаторы, ключи, триггеры, генератор тактовых импульсов, элемент регулируемой задержки и источник напряжения считывания, отличаюи ееся тем, что, с целью повышения точности и упрощения регулировки времени задержки, входы интеграторов через ключи записи и блок размножения сигнала соединены с источником аналогового сигнала, а через ключи считывания — с источником напряжения считывания; ключи записи и ключи считывания через соответствующие коммутаторы записи и считывания и ключи, 40 управляемые триггерами записи и считывания соответственно, подключены к генератору тактовых импульсов, причем триггер записи соединен с источником сигнала запуска непосредственно, а триггер считывания — через элемент регулируемой задержками, а выходы интеграторов через сумматор и триггер

Шмидта соединены с выходом устройства.

377795

Редактор Т. Морозова

Заказ 1723/4 Изд. Хо 1393 Тираж 647 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель С. Белан

Техред Г. Дворина

Корректоры: М. Коробова и Л. Корогод

Устройство регулируемого запаздывания Устройство регулируемого запаздывания Устройство регулируемого запаздывания 

 

Похожие патенты:

Устройство для контроля операционных усилителей1изобретение относится к области автоматики и может быть применено в системах автоматического управления (сау) полетом и посадкой летательных аппаратов.известно устройство для автоматического контроля неисправностей автопилота, содержащее генератор колебаний низкой частоты, подключенный к входу усилителя сервопривода, и блок контроля колебания низкой частоты, соединенный с выходом усилителя. сигнал . от генератора проходит через усилитель и по наличию сигнала переменного тока на выходе усилителя судят об исправности усилителя сервопривода. такой вид контроля неприменим в тех случаях, когда имеется ряд усилителей, соединенных определенным образом друг с другом, и неисправность одного из них может привести не к пропаданию сигнала переменного тока на выходе суммирующего усилителя, а к появлению сигнала переменного тока с увеличенной амплитудой. // 369576

Изобретение относится к области радиотехники и цифровой техники и может быть использовано для настройки и проверки функциональных модулей, изделий, подкомплексов и комплексов аппаратуры приема, демодуляции, декодирования и обработки сложных сигналов спутниковых и радиорелейных линий связи с многостанционным доступом на основе частотного (МДЧР), временного (МДВР) и кодового (МДКР) разделения

 // 378868
Наверх