Запоминающее устройство

 

377886

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сова Советсиив

Социалистическив

Рессублив

Зависимое от авт. свидетельства №вЂ”

Заявлено 21 IV.1971 (№ 1651446/18-24) с присоединением заявки №вЂ”

Приоритет

Опубликовано 17.IV.1973. Бюллетень № 18

Дата опубликования описания 26.VI.1973

М. Кл. G llс 19/00

Комитет со делам ивобретеиий и открытий ари Совете Мииистрср

СССР

УДК 681.327 6(088 8) Авторы изобретения

В. А. Скрипко и А, Г. Дормидонтов

Заявитель

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области запоминающих устройств.

Извести о запоминающее устройство (ЗУ), содержащее поразрядно соединенные регистры, схемы управления перезаписью по числу регистров, выход каждой из которых подключен ко входу маркерного разряда соответствующего регистра, один вход каждой схемы, кроме двух последних, подсоединен к первому выходу маркерного разряда последующего регистра, а дру ой вход каждой схемы, кроме первой, — ко втором у выходу маркерного разряда соответствующего регистра.

Однако при использовании известного запоминающего устройства в адаптивных системах телеизмерен ия оно не позволяет проводить в процессе записи и передачи информации сжатие «пустых» слов, т. е. слов, не содержащих приращений параметров контролируемых объектов.

Предлагаемое запоминающее устройство отличается or известного тем, что оно содержит коммутатор, входы которого подключены ко входным шинам устройства, а выходы— к разрядным входам входного регистра, дополнительные маркерные разряды в каждом регистре, соединенные между собой последовательно, переключатель, информационный вход которого соединен с выходом считывания маркерного разряда выходного регистра, выходы — со входами считывания информационных разрядов и дополнительного маркерного разряда выходного регистра, а. управ,ляющий вход подключен к выходу дополни5 тельно введенной в устройство схемы «ИЛИ», входы которой соединены с выходами информационных разрядов предвыходного регистра, выход дополнительного маркерного разряда входного регистра подключен ко второму,вхо10 ду первой схемы управления перезаписью, а выход дополнительного маркерного разряда выходного регистра — к IIepaoMiy входу пред= последней схемы управления перезаписью., в результате чего значительно расширяется об15 ласть применения запоминающего устрой|ства, т. е. эффективное использование его в адаптивных системах телеизмерения.

На чертеже дана блок-схема предлагаемого

20 запоминающего устройства,.

Предлагаемое устройство содержит комму татор 1, входы которого подключены к входным шинам 2 устройства, а,выходы — к разрядным входам 8 входного регистра 4 (на

25 чертеже левый регистр) . Входной и другие регистры 4 содержат информационные разряды 5, основные и дополнительные маркерные разряды б и 7 соответственно.

Все регистры соединены поразрядно после30 довательно.

377886

10

Устройство также содержит переключатель

8, схему «ИЛИ» 9 и схемы 10 управления перезаписью, количество последних равно числу регистров 4 ЗУ. Выход каждой схемы 10 подключен ко входу маркерного разряда соответствующего регистра 4. Один вход 11 схемы

10, кроме двух последних (правые на че ртеже), подсоединен к первому выходу 12 маркерного разряда б последующего регистра 4, а другой вход 18 каждой схемы 10, кроме первой,— ко второму выходу 14 маркерного разряда б соответствующего регистра 4. Информационный вход 15 переключателя 8 соединен с выходом считывания 1б маркерного раз ряда б выходного регистра 4, выходы 17 и 18— с входами считывания информационных разрядов 5 и дополнительного маркерного разряда 7 выходного регистра 4, а управляющий вход 19 подключен к выходу схемы «ИЛИ» 9, входы которой соединены с выходами информационных разрядов 5 предвыходного регистра 4. Выход 20 дополнительного маркерного разряда 7 входного регистра 4 подключен ко второму входу И первой схемы 10, а выход

20 дополнительного маркерного разряда выходного регистра 4 — к первому входу 11 предпоследней схемы 10.

Устройство работает следующим образом.

Коммутатор 1 последовательно вводит в запоминающее устрой ство кодовый адрес кадра,, кодовую посылку времени, кодовые посылки приращений, распределяя последн|ие в соответствии с программой формирования слов по разрядам регистра, и при необходимости, вторую кодовую .посылку времени, а также маркерные импульсы начала и окончания слова.

По окончаниии заполнения входного регистра 4 с маркерного разряда, 7 этого регистра на первую схему 10 управления перезаписью поступает сигнал готовности к перезаписи; при н аличии свободных последующих регистров 4 происходит автоматическое продвижен ие слова к выходу запоминающего устройства.

При перезаписи слова из предвыходного регистра в выходной регистр сигналы информа ционн ых разрядов поступают также на входы схемы «ИЛИ» 9. При наличии в разрядах 5 хотя бы одной единицы схема «ИЛИ»

9 формирует сигнал, переводящий переключа20

50 тель 8 в положение, при котором импульсы считывания выходного регистра 4 последовательно опра|шивают все его разряды. С выходного регистра снимается полное слово.

В случае, если слово оказалось «пустым» (в информационных разрядах 5 нет ни одной единицы) переключатель 8 остается в положении, при котором импульс считывания сразу,поступает в дополнительный маркерный разряд 7. С выходного регистра 4 снимается сжатое слово (маркер начала слова и следующий непосредственно за ним маркер окончания слова).

Предмет изобретения

Запоминающее устройство, содержащее поразрядно соединенные регистры, схемы упра вления перезаписью по числу регистров, выход каждой из которых подключен ко входу маркерного разряда соответствующего регистра, один вход каждой схемы, кроме двух последних, подсоединен к первому выходу маркерного разряда последующего регистра, а другой вход каждой схемы, кроме первой,— ко второму, выходу маркерного разряда соответствующего регистра, отличающееся тем, что, с целью расширения области применения, оно содержит коммутатор, входы. которого подключены к входным шин ам устройства, а выходы — к разрядным входам входного регистра, дополнительные маркерные разряды в каждом регистре, соединенные между собой последовательно, переключатель, информационный вход которого соединен с выходом считыван ия маркерного разряда выходи ого регистра, выходы — со входами считывания ин= формационных разрядов и дополнительного маркерного,разряда выходного регистра, а упра|вляющий вход подключен к выходу дополнительно введенной в устройство схемы

«ИЛИ», входы которой соединены с |выходами информационных разрядов предвыходного регистра, выход дополнительного маркерного разряда входного регистра подключен ко второму входу первой схемы управления перезаписью, а выход дополнительного маркерного разряда выходного регистра — к первому входу предпоследней схемы управления, перезаписью.

377886

Редактор Т. Морозова

Заказ 1720/17 Изд. № 1412 Тираж 576 Подписное

ЦНИИПИ Комитета но делам изобретений и открытий прн Совете Министров СССР

Москва, 5Ê-35, Раушская наб., д. 4/5

Типография, нр. Сапуанова, 2

Составитель В. Рудаков

Техред 3. Тараненко

Корректоры: Н. Луковцева и Л. Корогод

Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх