Устройство для контроля источника последовательности импульсов

 

О и ЙС 3Гтт"тт в

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 26.VI I I.1969 (№ 1357385/18-24) М. Кл. 6 06f 11/00 с присоединением заявки №

Приоритет

Комитет по делам изобретений и открытий при Совете Министров

СССР

Опубликовано 22.VI.1973. Бюллетень № 28

Дата опубликования описания 23.Х.1973

УДК 681.326.7(088.8) Автор изобретения

В. В. Хонин

3а явитель

УСТРОЙСТВО ДЛЯ КОИТРОЛЯ ИСТОЧНИКА

ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ

Устройство контроля источника последо вательности импульсов предназначено для применения в системах автоматической телефони и и вычислительной техники.

Известны источники импульсов, имеющие множество выходов, на каждом из,которых выдается последовательность импульсов таким образом, что импульс на каждом последующем выходе сдвинут по отношению к импульсу на предыдущем выходе. Источник импульсо в может выдавать о дну или несколько групп, таких последовательностей.

Известно устройство для контроля источника последовательности импульсов, содержащее,два триггера, на выходах которых включена схема сравнения, причем между источником контролируемых им|пульсных последовательностей и одним из триггеров включено логическое устройство, в то время как на счетный вход другого триггера поданы mMпульсы с выхода управляющего генератора.

Это устройство дает возможность контролировать множество импульсных последователь,ностей, в которых импульсы сдвинуты один относительно другого,на полпериода.

Предлагаемое устройсево отличается от известного тем, что нечетные;выходы источника по сл едов ат ел ьности и м пульсов через одбту схему «ИЛИ» соединены с нулевым входом, а четные выходы через другую схему

«ИЛИ» — с единичным входом триггера.

Благодаря этому можно контролировать источники импульсов, имеющие множество выходов, причем увеличение числа групп контролируемых последовательностей не требует дублирования контрольных устройств.

Предлагаемое устройство позволяет контролировать последовательности как с «перекрытием», так и с и нтервалом между фронтами импульсов на последующем,выходе от10 носительно импульсов на предыдущем выходе, причем не налагаются ограничения на величину допустимого «перекрытия» и интервала, которых может и не быть ((задний фронт импульса на предыдущем выходе может сов15 падать во времени с передним фронтом импульса на последующем выходе). Оно обеспечивает возмож ность контроля за частотой появления, .наличием, размахо|м и фронтом и|мпульсов на выходах контролируемого ис20 точника и возможность автоматической индикации номера неисправного выхода. Устройство пригодно для контроля импульсов без ограничения их частотного диапазона и длительности.

На фиг. 1 показана блок-схема предлагаемого устройства; на фиг. 2 — временная диаграмма, иллюстрирующая контроль импульсов, следующих с интервалами на соседних

30 выходах; на фиг. 3 — временная диаграмма, иллюстрирующая .контроль импульсов, сле

388262

65 дующих с «перекрытием» на соседних выходах.

Контролируемый объект содержит запускающее устройство 1 и распределительное устройство 2, которые образуют источник 8 последовательности импульсов, имеющий и выходов. Запускающим устройством может быть, например, мультивибратор с любым ко; эффициентом скважности.

Предлагаемое устройство контроля содержит триггеры 4 и 5, две логические схемы б

«ИЛИ», включенные на раздельных входах триггера 5, схему 7 сравнения, объединяющие выходы триггеров, а также исполнительный элемент 8, включенный на выходе схемы 7 сравнения и соединенный цепью обратной связи с входом запускающего устрой ства 1, выход которого подключен к общему входу триггера 4.

Запускающее устройство 1 вырабатывает импульсную последовательность, воздействующую на распределительное устройство 2 и одновременно на вход триггера 4, Источник 8 последовательности импульсов имеет и выходов, причем импульс на каждом последующем выходе сдвинут по отношению к импульсу на предыдущем выходе, как показано на временных диаграммах (фиг. 2 или 3). У триггера 5 раздельный вход. Выходы источника 3 импульсов (1, 2,,n) объединены в две группы, напри мер, с помощью двух логических схем б «ИЛИ» таким образом, что .все четные выходы заведены на один вход триггера 5, а все нечетные — на другой вход того же триггера.

Триггеры 4 и, 5 установлены в одно иа устойчивых, состояний, причем их,выходы, имеющие в исходном состоянии. одинаковую полярность, например такую, как показано на фиг. 1, соединены со схемой 7 сравнения.

Схема 7 осуществляет сравнение двух последовательностей сигналов, поступающих с:выходов триггеров по их полярности, амплитуде и длительности.

При поступлении и мпульса с выхода 1 источника на первый вход триггера 5 и зменяется состояние этого триггера. Одновременно импульс с запускающего устройства 1 проходит на счетный вход триггера 4 и переключает его во второе устойчивое состояние.

Теперь так же, как и в и сходном положении, с выхода триггеров 4 и 5 выдаются импульсы одинаковой (положительной) полярности определенной продолжительности и амплитуды. Импульс со следующего (второго) выхода источника 8, поступающи и на правый вход триггера 5, воз вращает этот триггер в первоначальное состояние.

Импульс с выхода запускающего устройства 1 перебрасывает триггер 4 в исходное положение, так что на вход схемы опять подаются импульсы одинаковой полярности, длительности и амплитуды. При исправных выходах источника этот процесс повторяется: каждый и мпульс с нечетного выхода пере5 ю

15 го

50 ключает триггер 5 в состояние «1», а каждый импульс с четного выхода возвращает его в состояние «О». Так, под действием контролируемых импульсов, поочередно воздействующих .на входы триггера 5, он изменяет свое состояние с частотой контролируемых импульсов, которые в свою очередь переключают триггер 4. Получаемые на выходах триггеров последовательности импульсов, обладающие одинаковой частотой повторения, длительностью, полярностью и амплитудой каждого импульса в последовательности,, воздействуют на входы схемы 7 сравнения.

В рассматриваемом случае сигнал на выходе схемы сравнения отсутствует и исполнительный элемент 8 не срабатывает, При .неи справвости одного из выходо в,,например, и как следствие этого, отсутствии импульса на третьем выходе (см. фиг. 2, где на временной диаграмме отсутствующий импульс заштрихован) триггер 5 не первключается, он остается в предыдущем состоянии, но переключается триггер 4, вследствие чего на входы 7 сравнения подаются неодинаковые полярности, например положительный потенциал с:выхода триггера 4 и отрицательный с выхода триггера 5. При этом срабатывает схема сравнения (на фиг. 2 импульс показан пунктиром) и вызывает срабатывание исполнительного элемента, который выдает сигнал «остановка» на запускающее устройство. Источник прекращает работу, и блокируется неисправный выход, на котором зажигается лампа, Для импульсов с перекрытием процесс аналогичен (фиг. 3).

Устройство контроля реагирует не только на полное пропадание импульса на выходе, но и на уменьшение его амплитуды до критического уровня, определяемого порогом срабатывания триггера 5.

Если амплитуда,на одном из выходов меньше порога срабатывания триггера 5, то он не перебрасывается (на фиг. 3 показано пунктиром) и на выходе, схемы сравнения появляется импульс, .вызывающий срабатывание исполнительного элемента. Аналогично для случая искаженного фронта импульса на выходе источника (отсутствует переключение триггера 5, поступает разнополярный сигнал на схему сравнения и срабатывает исполнительный элемент) .

Предмет изобретения

Устройство для контроля источни ка последовательности импульсов, содержащее два триггера, выходы которых соединены с входами схемы сравнения, выход которой через исполнительный элежнт соединен с источником по следовательности импульсов, счетный вход одного триггера соединен с источником последовательности импульсов, и схемы

«ИЛИ», отличающееся тем, что нечетные выходы источника последовательности импуль388262 фив 1 — ц бмгод атроЯ Я L сода

Фцг 2 сов через одну схему «ИЛИ» соединены с .нулевым входом, а четные выходы через другую

Иых.

12,4, д

Входа тр гера 5

Вход b mpvzrepa 5

Выход ври гера 5

Выход триггера 4

Выход схемЬг 7 схему «ИЛИ» — с единичным входом другого триггера.

388262

h Âbi Х

Е1,5,5

Un

В од а триггерами

Вхвд Б триггграв

Выхвд тригггрп 5

Выпад устройвтпда 1

Выид триггера 4 ивор

Вь хаЮ екемья 7 г- -1 г ) Фиг в

Составитель h. Крылова

Техред А. Камышиикова

Редактор И. Грузова

Корректоры: Н. Аук и Q. Тюрина

Типография, пр. Сапунова, 2

Заказ 2763/5 Изд. № 1712 Тираж 647

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москна, Ж-35, Раушская наб., д. 4/5

Устройство для контроля источника последовательности импульсов Устройство для контроля источника последовательности импульсов Устройство для контроля источника последовательности импульсов Устройство для контроля источника последовательности импульсов 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к устройствам для контроля и отладки цифровых управляющих систем, и может быть использовано для имитации функционирования объекта управления, в частности корабельного оружия

Изобретение относится к компьютерным технологиям, в частности к системам и способам формирования дамп файла при возникновении сбоя в работе программы (аварийном завершении программы) в вычислительных системах с ограниченными ресурсами

Изобретение относится к системе с многоядерным центральным процессором, в частности к способу устранения исключительной ситуации в многоядерной системе

Изобретение относится к вычислительной технике и может быть использовано при построении управляющих вычислительных машин (УВМ), нечувствительных к сбоям программ

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах (УВМ), например в системах управления газотурбинного двигателя

Изобретение относится к вычислительной технике и предназначено для автоматизированной отладки программного обеспечения мультимашинных систем, работающих в реальном масштабе времени и имеющих общую память

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах (УВМ)

Изобретение относится к вычислительной технике и может быть использовано для выявления циклических процессов анализируемой программы, регистрации их параметров и хранения регистрируемой информации в блоке памяти с последующей выдачей по запросу
Наверх