Л\агнитное оперативное запоминающее устройство

 

О Д И С А Н И Е 388298

ИЗОБРЕТЕ Н ИЯ

К АВТОРСХОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от явт. свидетельства .Iljo—. >1.Кл. G 11с 5, 00

Заявлено 19 IV.1971 (№ 1646102/18-24) с присоединением заявки ¹ ——

Государственный комитет

Совета Министров СССР по делам изобретений и открытии

Приоритет-Опубликовяно 22.VI,1973. Бюллетсн>> ¹ 28 УД1 681.327.66 (088.8) ДM я 0ну 0лнковя111151 оннсян и>1 22. >> . 19>4

Авторы изобретения

П. С. Шкулин и В. П. Давыдов

Заявитель

МА (НИТНОЕ ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ

УСТРОЙСТВО

Изобретение относится к запоминающим устройствам.

Известно магнитное оперативное запоминающее устройство, содержащее накопитель, вь>ход которого подключен к входу регистра регенерации, а вход — к выходу дешифратора, входы которого подсоединены к выходам регистра адреса, и блок управления, Предлагаемое устройство отличается от известного тем, что в него введен блок восстановлсш>я адреса, входы которого соединены с выходами регистра регенерации, а выходы — с входом pcl истра адреса, выходы разрядов регистра регенерации, соответствующие признаку неисправности, соединены с блоком управления.

Это позволяет повысить надежность работы устройства.

1-1я чертеже покaçàïà блок-схема магнитного оперативного запоминак>щего устройст1l Il .

Устройство содср>кит регистр 1 адреса, вы. ходы которого соединены с входами дешифрятора 2, накопитель >, выход которого подключен к входу регистра 4 регенерации, блок восст 1 но>ч>с111151;1дРсса. BI>lxo JI>1 j>33P5I (01> 6 регистр» 4 регсн pHI(llil, соотвстствую1цис признаку 1снсправности, соединены с блоком управления (на чертеже не покяз11н). 1; l?Kдяя;>с>исправная ячейка матрицы накопителя

>3 Рс1ЗДСЛСНЯ На ГРУ ПНЫ, В КЯЖДОй . 1З I>OTOj>I>I >I сердечники прошиты обмотками согласно адресу этой ячейки.

Накопитель подготавлн яют к работе пo следующей методике.

Накопитель, состоящий нз матриц, нмсн>:цих неисправные ячейки, разо>гвают ня две зоны. Общее число ячеек накопителя j>iII>110,>1; первая зопя этого Il<1копитсл51 содсрэквт число ячеек В, вторая -- С, причем 1= — — В+С, где  — число ячеек накопителя. к которым программист может непосредственно обращаться, С вЂ” число 51ческ резервной зоны,;шмсщающсй ненснрявныс 51чейк Il:зо;1с B.

lб Нсисправныс I Icij>I 11 могут быть в >оно В и и зоне С.

Например, пусть наконнтсл1,:. >10 т 1024 ячейки. В среднем 13 группе матриц, комплскT) lola(IIx IIHI(oI>IITc, II>, 150 Ilcllcll 1> II>II I>I>. 51ч c Ii, 20 распределенных по всему массиву. 111>овсдсм разбивку на групп ы. г1исло ячеек резервной зоны С должно быть больше 150. Примем

С=256, тогда

В = А — С = 1024 — 256 = 768.

25 Допустим, ячейки В имеют адреса от 0 до

767, 11 51чсйкс1 С, следовательно, — от 767 до

1023, число разрядов накопителя — — D. В не.1>сн1эявном числе удаляется сордсч>пк последнего разряда. Еаждому неисправному числу

>0 зoнс В соответствует исправное в зоне С.

388298

40 (5

5,0

Например D = 40, а А = 2 = 1024. где и — разрядность адреса накопителя.

Пусть в зоне В неисправно число с адресом 217. Ему соответствует в зоне С исправное число с адресом 812. В неисправном числе удаляется сердечник последнего разряда и сердечники в разрядах с 1 по 10, с 11 по 20, с 21 по 30 в соответствии с двоичным кодом адреса числа, заменяющего неисправное. В да ином пр имере этот адрес равен 812, что в двоичном коде представляется как 1100101100.

Если в данном разряде адреса заменяющего числа «О», сердечник в числе, предлехкащем замене, удаляется, если «1» — нет. Адрес заменяющего числа заносится в число, подлежащее замене трижды. Если в зоне чисел С какое-то число неисправно, переадресация на него не проводится.

Рассмотрим последовательность действий с неисправными матрицами. Сначала комплектуются матрицы, составляющие накопитель таким образом, чтобы в одном было пе более одного неисправного сердечника в одноименных разрядах трижды повторенных адресов замены.

В данном примере из групп по три кольца 1, 11, 21; 2, 12, 22; ... 10, 20, 30 может быть неисправно не более одного сердечника в каждой из троек. Удаляются сердечники в последнем разряде каждого из неисправных чисел и в каждом неисправном числе — сердечники в соответствии с двоичным адресом заменяющего числа. Заменяющий адрес повторяется трижды. Отсюда видно, что разрядность чисел D должна быть больше или равна Зл+1, где и разрядность адреса заменяющего числа.

Для накопителя, в котором 0(Зп+1, методика не применима.

Если в зоне С встречаются неисправные ячейки, переадресация к ним не проводится.

Такая методика подготовки неисправных матриц дана в предположении, что в устройстве восстановления адреса применены устройства «два из трех». Количество устройств

«два из трех» соответствует разрядности адреса. Отсюда и требование о том, что в неисправном числе может быть неисправно не более одного сердечника из трех, представляющих собой один и тот же разряд адреса.

Если же в устройстве восстановления адреса использована группа схем «ИЛИ» с тремя входами, то методика несколько меняется.

В неисправном числе удаляются неисправные сердечники, а затем сердечники в соответствии с адресом замены, как и ранее. При этом уже может быть неисправно два сердечника из трех, представляющих собой один и тот же разряд адреса замены.

Если же в устройстве восстановления адреса применена группа схем «ИЛИ» с двумя входами, то методика отличается от первой из приведенных. В неисправном числе удаляются неисправные сердечники и сердечники в соответствии с адресом замены, однако ад5

l0

95 рес повторяется дважды, а це трижды, как ранее. При этом может быть неисправен один сердечник нз двух, представляющих собой один и тот же разряд адреса замены.

Рассмотрим работу устройства при обращении к исправным и неисправным ячейкам;гакопителя.

Перед началом работы устройства необходимо во все ячейки накопителя записать код

«1» во все разряды.

При обращении к исправной ячейке накопителя при считывании информации с последующим ее восстановлением устройство работает следующим образом.

В регистр адреса поступает адрес гыбиряемого числа. Дешифратор расшифровывает его, и на выходе накопителя появляется выбранное число, устанавливающее регистр регенерации в соответствии со своим двоичным кодом.

Разряды б используются как индикатор исправности выбираемой ячейки накопителя и как разряды хранимого слова использоваться ие могут.

Значения («О» пли «1») признака нсиспря»ности поступают в блок управления. Если значение разряда индикатора «1», то число исправно, выборка проведена верно.

Осуществляется регенерация числа по его адресу.

Если число неисправно, то сердечник последнего разряда числа удален и значение разряда — индикатора неисправности равно «О».

Значение признака неисправности поступает с выхода разрядов б в блок управления.

Блок управления расшифровывает значение этого признака. В регистре регенерации находится трижды или дважды повторенный адрес числа, заменяющего данное, так как сердечники в данном числе были удалены по специальной программе и в весь массив накопитсля перед началом работы были записаны

«1». Некоторые разряды адреса могут быть неверными из-за неисправности выбираемого числа.

Проводится регенерация значения выбран»ого слова, а затем — замена адреса слова.

Блок восстановления адреса обеспечивает восстановление адреса замены. Адрес заменяющей ячейки устанавливается в регистре адреса. Проводится новая выборка, и в регистре регенерации оказывается искомос число.

При необходимости записать число в ячей«у накопителя необходимо убедиться, что данная ячейка исправна. В этом случае последовательность действий следующая.

Выбирается число по адресу, по которому необходимо записать число. Анализируется исправность числа. Если число исправно, оно записывается в ячейку по данному адресу.

Если число неисправно, происходит замена адреса. Далее проводят запись числа в замещ я ющую яч ей ку.

388298

Предм ет изоб р етен и я

Состаьитель А. Корюкова

Текред 3. Тараненко

1 едактор И. Грузова

Корректор А. Дзесова

Заказ 996 Изд, ЛЪ Г072 Тираж 576 Подписное

ЦНИИПИ Государственного комитета Совета Министров ССCP по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4 5

-Обл. тип. Костромского управления издательств, полиграфии н книжной торговли

Магнитное оперативное запоминающее устройство, содержащее накопитель, выход которого подключен к входу регистра регенерации, а вход — к выходу дешифратора, входы которого подсоединены к выходам регистра .адреса, блок управления, отличающееся тем, -.то, с целью повышения надежности, оно содер>кит блок восстановления адреса, входы которого соединены с выходами регистра регенерации, а выходы ---с входом регистра адреса, .выходы разрядоь регистра регенерации, соответствующие признаку неисправности, соединены с блоко:, управления.

Л\агнитное оперативное запоминающее устройство Л\агнитное оперативное запоминающее устройство Л\агнитное оперативное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к ПЗУ Х-конфигурации

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к устройству для создания отрицательного высокого напряжения, которое требуется, например, для программирования электрически стираемой программируемой постоянной флэш-памяти

Изобретение относится к схеме для генерации отрицательных напряжений с первым транзистором, первый вывод которого соединен с входным выводом схемы и второй вывод которого соединен с выходным выводом схемы и вывод затвора которого соединен через первый конденсатор с первым выводом тактового сигнала, со вторым транзистором, первый вывод которого соединен с выводом затвора первого транзистора, второй вывод которого соединен со вторым выводом первого транзистора и вывод затвора которого соединен с первым выводом первого транзистора и со вторым конденсатором, первый вывод которого соединен со вторым выводом первого транзистора, а второй вывод которого соединен со вторым выводом тактового сигнала, причем транзисторы являются МОП-транзисторами, выполненными, по меньшей мере, в одном тройном кармане (Triple Well)

Изобретение относится к средствам, обеспечивающим возможность адресации в устройстве, содержащем один или более объемных элементов

Изобретение относится к устройству хранения данных, к способу осуществления бездеструктивного считывания данных и способу придания поляризации парам субъячеек памяти

Изобретение относится к игровым системам и, в частности, к способам и средствам, позволяющим определять местоположение игрового устройства в казино
Наверх