Устройство для классификации интегральных схем

 

а, ааааа энлра

: илки4й

iмете а >+

390530

ОПИ ИЕ

Союз Советских

Социалистических

Республик

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №вЂ”

Заявлено 12.!Ч.1971 (№ 1645264/18-24) с присоединением заявки №вЂ”

Приоритет

Опубликовано 11.Ч!!.1973. Бюллетень № 30

Дата опубликования описания 16.1.1974., 1 1. Кл. G 06f 15/46

Гасударственный комитет

Совета Министраа СССР ла делам изааретений и открытий

УДК 681.323.658.56 (088.8) Авторы изобретения

Ю. Ф. Боровик, В. И. Громов и В. В. Подинскис

Рижский научно-исследовательский институт микроприборов

Заявитель

УСТРОЙСТВО ДЛЯ КЛАССИФИКАЦИИ ИНТЕГРАЛЬНЫХ СХЕМ

Изобретение относится к области автоматики и вычислительной техники.

Известны устройства для классификации интегральных схем, содержащие аналогоцифровой преобразователь, входы которого присоединены к выходу блока управления и ко входам последовательно включенных программного коммутатора и блока преобразователей с подключенной к нему исследуемой интегральной схемой, а также логический блок, классификации, ко входам кото рого подключены выходы схем формирования сигналов «меньше» и «больше», а к выходам при" соединены входы блока управления и блока индикации.

Все известные устройства не обладают достаточным быстродействием.

Предложенное устройство отличается от известных тем, что оно содержит блоки задания нижнего и верхнего пределов, входы которых соединены с выходами старших разрядов аналого-цифрового преобразователя, блоки поразрядного вывода значений параметров, входы которых подключены ко всем выходам аналого-цифрового преобразователя, а также промежуточные схемы формирования сигналов «меньше» и «больше», входы которых присоединены к выходам блоков задания нижнего и верхнего пределов и блоков поразрядного вывода значений параметров, а выходы подключены ко входам схем формирования сигналов «меньше» и «больше», присоединенных одними из входов к выходу блока управления.

Это позволило повысить точность и быстродействие.

На чертеже представлена блок-схема предлагаемого устройства (цифрой 1 обозначена исследуемая интегральная схема) . Устройст10 во включает в себя блок первичных преобразователей 2, программный коммутатор 8, аналого-цифровой преобразователь 4, логический блок классификации б, блок индикации б, блок управления 7, блок 8 задан|ия нижне15 го предела, блок 9 задания верхнего предела, блок 10 поразрядного вывода значений параметров, не удовлетворяющих по нижнему пределу, блок 11 поразрядного вывода значений параметров, не удовлетворяющих по

20 верхнему пределу, схемы 12 формирования сигнала «меньше» с (п — 1)-ro разряда (считая и старшим разрядом) до схемы 13 формирования сигнала «меньше» в младшем (первом) разряде, схемы 14 формирования

25 сигнала «больше» с (n — 1)-го разряда до схемы 15 формирования сигнала «больше» в первом разряде, результирующую схему 16 формирования сигнала «меньше» и результирующую схему 17 формирования сигнала зО «больше».

390530

Выходы 18 исследуемой интегральной схемы через блок первичных преобразователей

2 соединены со входом 19 программного коммутатора 8, выход которого 20 соединен с аналого-цифровым преобразователем 4. Выход логического блока классификации 5 соединен со входом 21 блока индикации 6 и со входом 22 блока управления 7, выход которого соединен со входом 28 блока первичных преобразователей 2, со входом 24 программного коммутатора 3, со входом 25 преобразователя аналог-код 4 и со входами 26 и 27 результирующей схемы 16 формирования сигнала «меньше» и результирующей схемы 17 формирования сигнала «больше» соответственно.

Десятичные выходы 28 — 47 (0,1,2... 9 старшего разряда, 0,1,2...9 (n — 1)-ro разряда и т. д. до второго разряда включительно) преобразователя аналог-код 4 подключены к блоку 8 задания ш жнего предела и к блоку

9 задания верхнего предела, а все выходы

28 — 57 преобразователя аналог-код 4 подключены к блоку 10 поразрядного вывода значений параметров, не удовлетворяющих по нижнему пределу, и к блоку 11 поразрядного вывода значений параметров, не удовлетворяющих по верхнему пределу. Выход 58 старшего разряда блока 8 подключен ко входам схем 12 формирования сигнала «мсньше», начиная с (n — 1)-го разряда и до схемы 18 формирования сигнала «меньше» в младшем разряде включительно. Выход 59 (n — 1) -ro разряда блока 8 подключен ко входам схем формирования сигнала «меньше», начиная с (и — 2)-го разряда и до схемы 18 формирования сигнала «меньше» в младшем разряде.

Аналогично выход 60 старшего разряда блока 9 задания верхнего предела подключен ко входам схемы 14 формирования сигнала

«больше» начиная с (и — 1)-го разряда с> до схемы 15 формирования сигнала «больше» в младшем разряде включительно. Выход 61 (n — 1) -го разряда блока задания верхнего предела подключен ко входам схемы 14 и до схемы 15. Выходы блока 10 поразрядного вывода значений параметров, не удовлетворяющих по нижнему пределу, подключены: выход 62 — к результирующей схеме 16 формирования сигнала «меньше»; выход 68 — к схеме 12 формирования сигнала «меньше» с (и — 1)-ro разряда; выход 64 — к схеме 18 формирования сигнала «меньше» в младшем (первом) разряде.

Выходы блока 11 поразрядного вывода значений параметров, не удовлетворяющих по верхнему пределу, подключены: выход

65 — к результирующей схеме 17 формирования сигнала «больше»; выход 66 — к схеме 14 формирования сигнала «больше» в (и — 1)-м разряде; выход 67 — к схеме 15 фор: ирования сигнала «больше» в младшем разряде; выходы схем формирования сигнала

«меньше», начиная от выхода 68 схемы 12 формирования сигнала «меньше» в (n — 1) -м

20 гз

65 разряде и до выхода 69 схемы 18 формирования сигнала «меньше» в младшем разряде, подключены к результирующей схеме 16 формирования сигнала «больше», начиная от выторой подключен к логическому блоку классификации 5. Аналогично выходы схем формирования сигнала «больше» начиная от выхода 71 схемы 14 формирования сигнала

«больше» в (и — 1) -м разряде и до выходя

72 схемы 15 формирования сигнала «больше» в младшем разряде, подключены .к результирующей схеме 17 формирования сигнала

«большс», выход 78 которой подключен к логическому блоку классификации 5.

Классификатор работает следующим образом.

Выход 18 исследуемой интегральной схемы

1 подключен к блоку первичных преобразоватслсй 2, где формируется первичная информация об измеряемых параметрах, которая поступает на вход 19 программного коммутатора 8. Блок управления 7 по выходу 24 формирует управляющий сигнал на программный коммутатор 3 для поочередного подключения контролируемых параметров на вход 20 преобразователя аналог-код 4. Значения контролируемого параметра в цифровом коде поступают на выходы 28 — 87 старшего разряда, 38 — 47 (n — 1)-го разряда, и т. д. до 48—

57 младшего разряда и далее — на блок 8 задания нижнего предела, блок 9 задания верхнего предела, блоки 10 и 11 поразрядного вывода значений параметров, не удовлетворяющих соответственно по нижнему и по верхнему пределу. Далее разберем работу классификатора на конкретном примере для десятичного кода.

Пусть контролируемый параметр имеет нижнюю границу 26... 7 и верхнюю границу

42... 3. В этом случае выходы блока 8 задания нижнего предела подсоединяются к следующим выходам преобразователя аналогкод: выход 58 — к выходу 80 старшего разряда; выход 59 — к выходу 44 (и — 1) -rn разряда и т. д. до второго разряда включительно. Выходы блока 9 задания верхнего предела подсоединяются к следующим выходам преобразователя аналог-код: выход 60— к выходу 82 старшего разряда; выход 61 — к выходу 40 (n — 1)-го разряда и т, д. до второго разряда включительно, Выходы блока

10 поразрядного вывода значений параметров, не удовлетворяющих:по нижнему пределу, подсоединяются к следующим выходам преобразователя аналог-код 4: выход 62 — к выходам 28 и 29 старшего разряда; выход

68 — к выходам 88 43 (n — 1)-ro разряда и т. д, до,младшего разряда, в котором выход

64 подсоединяется к выходам 48 — 54 преоб. разователя аналог-код 4.

Выходы блока 11 поразрядного вывода .значений параметров, не удовлетворяющих по верхнему пределу, подсоединяются к следующим выходам преобразователя аналогкод: выход 65 — к выходам 88 — 87 старшего

390530 разряда; выход бб — к выходам 41 — 47 (и — 1)-го разряда и т. д. младшего, разряда, в котором выход 67 подсоединяется к выходам 52 — 57 преобразователя аналог-код 4. В результате этого на разрядных выходах 58, 59 и т. д. блока 8 задания нижнего предела появится сигнал в случае, если в соответствующих разрядах преобразователя аналогкод 4 появится цифра, равная цифре в соответствующем разряде уставки нижнего предела, например, цифра 2 в старшем разряде.

Аналогично на разрядных выходах 60, 61 и т. д. блока 9 задания верхнего предела появятся сигналы в случае, если в соответствующих разрядах преобразователя аналогкод 4 появится цифра, равная цифре в соответствующем разряде уставки верхнего предела.

На разрядных выходах 62, 68... 64 блока

10 поразрядного вывода значений параметров, не удовлетворяющих по нижнему пределу, появится сигнал в случае, если в соответствующих разрядах преобразователя аналогкод 4 появится цифра, меньшая, чем цифра в соответствующем разряде уставки нижнего предела, например, цифры О и 1 — в старшем разряде, или О, 1, 2, 3, 4, 5 в (n — 1) -м разряде и т. д.; аналогично на разрядных выходах

65, бб ... 67 блока 11 поразрядного вывода значений параметров, не удовлетворяющих по верхнему пределу, появится сигнал в случае, если в соответствующих разрядах преобразователя аналог-код 4 появится цифра, большая, чем цифра в соответствующем разряде уставки верхнего предела, например, цифры 3, 4, 5, 6, 7, 8, 9 — в старшем разряде, или 7,8,9 — в (и — 1)-м разряде и т. д.

Таким образом, блоки 10 и 11 представляют собой схему, реализующую логическую функцию «ИЛИ». Выход 62 старшего разряда блока 10 подсоединен непосредственно к результирующей схеме 16 формирования сигнала «меньше», так как появление сигнала на выходе 62 уже говорит о том, что контролируемый параметр имеет значение, меньшее нижней уставки контроля. Аналогично, выход 65 старшего разряда блока 11 подсоединен непосредственно к результирующей схеме 17 формирования сигнала «больше».

Выход 68 (n — 1)-го разряда блока 10 подсоединен к схеме 12 формирования сигнала

«меньше». К ней же подсоединен выход 58 старшего разряда блока 8. Сигнал на выходе 68 схемы появится лишь в том случае, если будут сигналы на обоих ее входах, т. е. эта схема реализует логическую функцию

«И» на два входа. Выход 64 младшего разряда блока 10 подключен к схеме 18 формирования сигнала «меньше» в младшем (первом) разряде. К ней же подключены все выходы 58, 59 и т. д. до второго разряда включительно блока 8 задания нижнего предела.

Таким образом, схема 18 реализует логическую функцию «И» на и входов.

Предмет изобретения

Устройство для классификации интегральных схем, содержащее аналого-цифровой преобразователь, входы которого присоединены к выходу блока управления и ко входам последовательно включенных программного коммутатора и блока преобразователей с подключенной к нему исследуемой интегральНа выходах схем поразрядного формирования сигнала «меньше» появятся сигналы при условии, что в соответствующем разряде на выходе преобразователя аналог-код 4 поя5 ви вится цифра, меньшая, чем уставка нижнего предела в данном разряде, а во всех предыдущих разрядах будут стоять цифры, равные цифрам в соответствующем разряде уставки нижнего предела.

10 Аналогично, выход бб (и — 1) -го разряда блока 11 подсоединен к схеме 14 формирования сигнала «больше» (и — 1)-ro разряда. К ней же подключен выход 60 старшего разряда олока 9. Сигнал на выходе 71 схемы 14

15 появится лишь в том случае, если будут сигналы на обоих ее входах, т. е. эта схема реализует логическую функцию «И» на два входа. Выход 67 младшего разряда блока 11 подключен к схеме 15 формирования сигна20 ла «больше» в младшем разряде. К ней же подключены все выходы 60, 61 и т. д. до второго разряда включительно блока 9 задания верхнего предела. Таким образом, схема 15 реализует логическую функцию «И» на и

25 входов. На выходах схем поразрядного формирования сигнала «больше» появятся сигналы лишь при условии, что в соответствующем разряде на выходе преобразователя аналог-код 4 появится цифра, большая, чем

30 уставка верхнего предела в данном разряде, а во всех предыдущих разрядах будут стоять цифры, равные цифрам в соответствующем разряде уставки верхнего предела, Выходы 68... 69 схем поразрядного фор35 мирования сигналов «меньше» подсоединены к результирующей схеме 16 формирования сигнала «меньше», которая реализует логическую функцию «ИЛИ».

При поступлении сигнала опроса по входу

40 26 на выходе 70 формируется сигнал «меньше», если значение контролируемого параметра не удовлетворяет нижней уставке. Аналогичным образом формируется сигнал «больше» на выходе 78 схемы 17 формирования

45 сигнала «больше». Сигналы «больше» и

«меньше» с выходов 78 и 70 поступают на логический блок классификации. Результаты классификации выводятся по связи 21 на блок индикации б.

50 .На чертеже контакты в .блоках 8, 9, 10 н 11 для удобства показаны условно. В конкретном устройстве они выполнены на бесконтактных элементах, которые могут оперативно менять свое состояние по командам от

55 блока управления 7.

Составитель А. Маслов

Техред T. Курилко

Корректор Т. Гревцова

Редактор Б. Нанкииа

Заказ 3302/12 Изд. № 1738 Тираж 647 Подписное

ILHHHIIH Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, )К-35, Раушская наб., д. 4)5

1 ипография, пр. Сапунова, 2

7 ной схемой, а также логический блок классификации, ко входам которого подключены выходы схем формирования сигналов «меньше» и «больше», а к выходам присоединены входы блока управления и блока индикации, отличающееся тем, что, с целью повышения точности и быстродействия; оно содержит блоки задания нижнего-и верхнего пределов, входы которых соединены с выходами старших разрядов аналого-цифрового преобразователя, блоки поразрядного вывода значений параметров, входы которых подключены ко всем выходам аналого-цифрового преобразователя, а также промежуточные схемы формирования сигналов «меньше» и «больше», входы которых присоединены к выходам блоков задания нижнего и верхнего пределов и блОков поразрядного вывода значений параметров, а выходы подключены- ио входам схем формирования сигналов «меньше» и

lO «больше», присоединенных одними из входов к выходу блока управления.

Устройство для классификации интегральных схем Устройство для классификации интегральных схем Устройство для классификации интегральных схем Устройство для классификации интегральных схем 

 

Похожие патенты:

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники

Изобретение относится к области теплового неразрушающего контроля силовой электротехники, в частности тиристоров тиристорных преобразователей, и предназначено для своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода изделия в целом в специальный контрольный режим
Изобретение относится к области диагностирования силовой электротехники, в частности тиристорных преобразователей, и предназначено для поддержания надежности тиристорного преобразователя на требуемом уровне и своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода последних в специальный контрольный режим

Изобретение относится к импульсной технике и может быть использовано в качестве устройства диагностики при проведении пусконаладочных работ, эксплуатации и ремонте устройств автоматики и вычислительной техники на микросхемах эмиттерно-связанной логики (ЭСЛ)

Изобретение относится к автоматике и вычислительной технике для диагностики состояния объекта по результатам преобразования детерминированных и случайных сигналов и может быть использовано в телеметрических системах с эвакуируемыми накопителями информации ("черный ящик") и радиоканалом для передачи катастрофических отказов

Изобретение относится к области электронной техники и может быть использовано для диагностирования разветвленных электронных цепей

Изобретение относится к способам электрического контроля и испытаний на постоянном и переменном токе с последующей отбраковкой подложек из диэлектрика или полупроводника, содержащих изделия электронной техники и электротехники (электрорадиоизделия), содержащих плоские и объемные проводящие области, содержащих активные и пассивные функциональные элементы в виде полупроводниковых приборов, многослойных трехмерных структур, пленок с различным типом электрической проводимости, жидкокристаллических панелей и др

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано для контроля и поиска неисправностей в цифровых электронных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации
Наверх