Патент ссср 417797

 

41729 7(ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Заявлено 27.VII.1972 (№ 1819793 18-24) М. Кл. G 06g 7/14 е 11plIcoc(III I! c и не (3 а я нкн Л((Гасударственный комитет

Совета Министров СССР во делам иэооретений и открытий

1 I V и о1) н 10т

Опубликовано 28.11,1974. Бюллетень ¹ 8

Дата опубликования описания 9Л>11.1974

УДК 681.335(088.8) Автор изобретения

Б. H. Хохлов

Заявитель

СУММ И РУК)1Ц ЕЕ УСТ РО Й СТВО

Изобретение относится к области вычислительной техники.

Известны устройства для суммирования импульсно-потенциальных сигналов, содержащие усилитель на транзисторе и резисторподиодную схему «И», выполненную на >г-звенном резисторном делителе, каждое звено которого содержит два последовательно соединенных резистора, один из которых подключен к одному(из полюсов источника питания, диод, подключенный к точке соединения резисторов делителя и к базе транзистора ключевого усилителя, и общем резисторе, включенном между базой транзистора и другим полюсом источника IIEITBEIEIEI.

Известное устройство имеет малое количество входов, значительные токи входных цепей и чувствительно к большим колебания напряжения питания.

Цель изобретения — повышение надежности устройства, его чувствительности и помехоустойчивости при одновременном увеличении количества входов и уменьшении токов входных цепей.

Цель достигается путем введения в предлагаемое устройство измерительного моста, в измерительную диагональ которого включен выходной усилитель; одно из плеч моста выполнено на усилителе, вход которого соединен с выходом резисторно-диодной схемы суммирования входных сигналов.

На чертеже представлена принципиальная схема предлагаемого устройства суммирова5 ния импульсно-потенциальных сигналов.

Устройство содержит измерительный мост 1, включающий транзисторный усилитель 2 и резисторы 3, 4, 5. Баланс измерительного моста достигается е помощью резистора 6. В

10 измерительную диагональ моста эмиттером и базой включен транзнсгор 7 выходного усилителя 8. К входным клеммам 9 подключен

>г-звенный резистивный делитель, каждое звено которого состоит из резисторов 10, развя15 зывающих диодов 11 и резисторов 12, являющихся ограничителями тока сигналов суммирования в случае аварийного замыкания одного из диодов 11.

Работает устройство следующим образом.

20 При отсутствии сигналов на входных клеммах 9 на вход усилителя 2, являющегося одним из плеч измерительного моста 1, через резисторы 10 и развязывающHp. диоды 11 IIQ даются положительные потенциалы. При этом

25 исходный разбаланс моста осуществляется резистором 6 таким образом, чтобы в правой точке диагонали места по отношению к левой имелс> положите IbH! Ill потенциал. В этом случае входной усилитель находится в закры30 том состоянии. С прпходом отрицательного

417797

0 э

/0 /О 1 /

Г1

1i21> 71 /Z

1

Составитель М. Московкии

Техред Е. Борисова

Корректор E. Сапунова

Редактор И. Орлова

Заказ 1647/8 Изд. ¹ 1323 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб., д, 4/5

Типография, пр. Сапунова, 2 входного сигнала, например, на один из входов 9 устройства суммирования через соответствующий резистор 10, диод 11 запирается, однако имеющийся разбаланс измерительного моста,не нарушается, так как через остальные резисторы 10 и 12, образующие делители напряжения, и диоды 11 продолжают поступать на вход усилителя 2 положительныс входные потенциалы с других клемм 9, Указанный разбаланс измерительного моста сохраняется и тогда, когда на все входы 9 одновременно, кроме одного, поступают входные сигналы.

С приходом недостающего входного сигнала положительный потенциал, поступавший на вход усилителя 9 через резистор 10 и диод 11 соответствующего звена резистивного делителя, снимается и разбаланс моста за счет уменьшения входного сопротивления усилителя 2 в точках измерительной диагонали изменяет полярности на противоположные. При этом транзистор 7 усилителя 8 открывается, что свидетельствует о наличии сигналов «ум мировапия, пришедших на все входы 9.

Г (!

Макет, собранный по схеме, приведенной

»а чертеже, одинаково устойчиво и надежно работал с общим количеством входов, равным 500.

5 При необходимости количество входов в суммирующем устройстве может быть увели II IIO.

Заменя рянзисторов одной проводимосI и пя трапзисг0pl другой проводимости и измс10 непие полярности подключения развязывающих диодов позволяют суммировать сигналы полярности, противоположной описа lloH.

Прсдмет изобретения

15 Суммирующее устройство, содержащее резисторцо-диодную схему суммирования входных - сигналов и выходной усилитель, о т л ич а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введен измери20 тельный мост, в измерительную диагональ которого включен выходной усилитель, а одно из плеч моста выполнено а усилителе, вход которого соединен с выходом резисторподиодной схемы суммирования входных сигня25 лов.

Патент ссср 417797 Патент ссср 417797 

 

Похожие патенты:

Изобретение относится к электронике, автоматике, измерительной и вычислительной технике и может быть использовано в высокоскоростных аналоговых и цифровых устройствах, в частности в электронных вычислительных машинах (ЭВМ) с элементами искусственного интеллекта

Изобретение относится к автоматике и вычислительной технике и позволяет вести параллельное сложение и восстановление длительностей группы временных интервалов, что расширяет его функциональные возможности

Устройство для суммирования и умножения на постоянный коэффициент1изобретение относ'ится к вычислительной технике.известно устройство для сумлиирования, содержащее усилители 'постоянного тока с резисторами в цепи об-ратной связи, к суммирующим точкам которых подключены выходы блоков переноса. недостатком известного устройст1ва является ограниченный класс решаемых задач.предложенное ус'пройство отличается тем, что оно содержит матрицу резисторов, входные и выходные шины кото1рой соединены соответственно со входами блоков переноса и суммирующими точ1ками усилителей постоянного тока. это позволило расширить класс решаемых задач.предложенное устройство для сум.миро.вания двух трехразрядных переменных с одновременным умножением на трех;разрядный постоянный коэффициент изображено на чертеже.устройство состоит из усилителей постоян«ого тока 1-^5 с резисторами в цепи обрат- ной связи б—10, блоков переноса //—14, подключенных выходами к суммирующим точкам усилителей постоянного тока, и матрицы резисторов 15—31. входные шины 33—38 матри-5 цы резисторов соединены со входа'мн блоков переноса ii—14, а выходные шины 39—i3 матрицы резисторов соединены с сум'мирую- щи.ми точками уснл'ителей постоянного тока 1—5.10 устройство работает следующим образом. машинные переменные l'l, l/o, представленные соответственно разрядами u\\, [/12, l'ls и f^2b ^22, ^^23, поступают яа входы устройства: переменная v^ — поразрядно на входные ш'и- 15 ны 33, 34, 35 :\1атрицы резисторов, t/2 поразрядно — на входные шины 36, 37 и 38 матрицы резисторов.операция суммирования с одновременным умножением на постоянные коэффициенты ,на ирил1ере сложения двух трехразрядных переменных с умножением каждой на трехразрядный коэффициент без учета переноса выглядит следующ)!,м образом:20^.//l/i'пи.73и,'21и-22и.25915^^i1^ 916^21(ff, 7^r>& ^ 9,8^12)^ // 423133

 // 433479
Наверх