Патент ссср 417893
О п И C А Н- И Е 4I7893
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
М. Кл. H 03f 3/34
Заявлено 29.V1.1972 (№ 1803328/26-9) с присоединением заявки ¹
Приоритет
Опубликовано 28.02.74. Бюллетень ¹ 8
Дата опубликования описания 08.08.74
Государственный комитет
Совета Министров СССР па делам изобретений и открытий
УДК 621 375 024(088 8) Авторы изобретения
Л. П. Домнин, T В. Золотарев, Н. Н. Тонких, А. П. Удовик и 1О. В. Хорошков
Заявитель
ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ
Предлагаемый операционный усилитель относится к области радиотехники и может быть использован в устройствах с высоким быстродействием как компаратор напряжения в системах памяти вычислительных машин, в быстродействующих преобразователях аналог— код, а также для построения активных фильтров с высокой частотой среза.
Известны операционные усилители, содержащие последовательно соединенные дифференциальные каскады, каскад смещения уровня на транзисторах, включенных последовательно по постоянному току, и выходной двухтактный каскад, одно плечо которого выполнено на составном эмиттерном повторителе, а .другое — на двух транзисторах с объединенными базами, включенных по схеме с общим эмиттером, с эмиттер ным повторителем на входе, причем база последнего соединена с коллектором соответствующего транзистора каскада смещения через последовательно соединенные транзисторы в диодном включении.
Цель изобретения — повысить быстродействие усилителя.
Это достигается путем подключения между базой эмиттерного повторителя второго из упомянутых илсч выходного каскада и коллектором соответствующего транзистора каскада смещения дополнительно цепи из последовательно соединенных транзисторов противоположного типа проводимости в диодном включении. Между базой и эмиттером входного транзистора составного эмиттерного пов5 торителя выходного каскада подключен транзистор противоположного типа проводимости в диодном включении.
На чертеже показана схема предлагаемого
10 усилителя.
Операционный усилитель содержит два дифференциальных каскада 1, 2, схему 3 смещения уровня и выходной каскад 4.
Схема смещения уровня выполнена в виде
15 двух плеч, верхнего и нижнего, на транзисторах 5 и 6. Эмиттер транзистора 5 верхнего плеча соединен с коллектором транзистора 6 нижнего плеча через два высокоомных резистора 7, 8 и параллельно им включенный кон20 денсатор 9 (переход — коллектор — база транзистора). Место соединения резисторов 7, 8 подключено к выходу через резистор 10 обратной связи.
Выходной каскад содержит эмиттерный
25 повторитель (транзистор 11), усилитель напряжения (транзистор 12 и резистор 13), усилитель мощности (транзисторы 14, 15, 16).
База транзистора 11 эмиттерного повторителя через соединенные между собой последоваЗО тельно прямо смещенные диоды 17, 18 под41?893! t
Составитель Н. Дубровская
Техред Г. Васильева
Редактор T. Рыбалова
Корректор 3. Тарасова
Типография, пр. Сапунова, 2
Заказ 1758 9 Изд. № 1359 Тираж 8! Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Я-35, Раушская наб., д. 4,5