Устройство для преобразованиядвойного двоичного сигнала в двоичныйсигнал с обнаружением ошибок

 

ОП ИСАНИ Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

I»!428378 (61) Зависимое от авт. свидетельства— ! 22) Заявлено 14.,07.72 (21) 1813806/18-24 с прпсоедипеш!ем заявки №вЂ” (32) Приоритет—

Опубликовано 15.05.74. Бюллетень № 18 (51) М. K.ë. 6 061 5/02

G 06f 11/00

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 621.398 (088.8) Дата опубликования описания 02.06.75

;(72) Авторы изобретения

С. В. Архипов, С. С. Караваев и В. В. Панин

Московский ордена Трудового Красного Знамени инженерно-физический институт (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ

ДВОЙНОГО ДВОИЧНОГО СИГНАЛА В ДВОИЧНЫЙ

СИГНАЛ С ОБНАРУ)КЕНИЕМ ОШИБОК

Изобретение относится к ооластп передачи цифровых данных, в частности к системам, IIcIIoльзующим метод ..IBo!i!HQBo двоичного коJãн рован! Iя

Известны аналоги 1пые устройства, функ- 5 цпоппрующпе следующим образом.

Двойной двоичный сигнал, средний уровень которого «приведен» к нулевому напряжению, подастся на двухполупериодный выпрямитель. На!пря>кение с выхода д вухполу- 10 перподного выпрямителя поступает на вход порогового устройства. На выходе порогового устройства появляется сигнал «единица», когда напряжение на его входе прсвышает порог срабатывания, и сигнал «нуль» — в про- 15 ти!вном случае. Для обнару>кения ошибок, возникающих при передаче данных, в восстановленной двоичной последовательности, применяется сложный обнаружптель ошибок.

Извсстныс устройства обладают следующими недостатками.

B них применяется восстановление двоичного сигнала пз двойного двоич fo!.0»n одному пороговому уровню. Ввиду неидеальности

25 (нелинейности) хара ктср11стпки выходного (суммирующего) олока устройства кодирования на передающей сторонс, восстановление дваичного сигнала по одному пороговому

yP0BHIo HPIIBo;I!IT к llosfBлсни!О ко. 1еоаппй для телы 1 ости !1м.! л ьсов зле.\!с нта р н1>! х 110chl i Ок

30 сообщения, а это затрудняет работу системы синхронизации и может привести к появлению дополнительных ошибок прп восстановлении. Устройства, использующие восстановление двоичного сигнала по одному пороговому уровню, являются менее гибкими (в смысле возможности ослабления влияния помех, действующих в канале связи) по сравнению с устройствами, использующими восстановление по двум, независимо изменяемым !Iopo! овым уровням.

Целью изобретения является повышение помехоустойчивости и упрощение устройства.

Сущность изобретения заключается в том, что в устройстве выход блока входных воздействий подключен ко входам первой и второй пороговых схем, выход первой из которых соединен со входом схемы «НЕ». Выход второй пороговой схемы соединен с первым входом первой схемы «ИЛИ» и с первым входом схемы совпадения. Выход схемы «НЕ» соединен со вторым входом первой схемы «ИЛИ» и с первым входом второй схемы совпадения.

Выход первой схемы «ИЛИ» подключен к первому входу третьей схемы совпаденп!! и и первому выходу устройства. Выход генератора тактовых импульсов подключен ко второму входу третьей схемы совпадсц!!я, вь1ход которой соединен со счетным входом триггера. Выходы триггера соединены соотвстствснно со

428378

Изд. ¹ 1577 Т!!ран(6"4

ЦНИ11ПИ, Москва, Ж-35, Раушская наб., д. 4/5

ЛОДВП 7IOC заказ 6:"., !«5

Тнп. Харьк. фнл. пред. «Пате!!т» вторыми входами первой и второй схем совпадения, выходы которых подключены соответственно к первому и второму входам второй схемы «ИЛИ», выход которой соединен со вторым выходом устройства и со входом вентиля, выход которого подключен к счетному входу три!тера.

На чертеже представлена блок-схема устройства.

Пред ai..а-eMoe устюйство со,1ержпт б..!ок входных воздействий, пороговые схемы 2 и 8, схему «КЕ» 4, схему «ИЛИ» 5, схемы совпадения 6 — 8, генератор 9 тактовых импульсов, триггер 10, схему «ИЛИ» 11, ветиль 12 и вы-. ходы 18 и 14 устройства.

Подлежащий преобразованшо двойной двоичный сигнал с выхода блока 1 подается на входы идентичных пороговых схем 2 и 8.

Единицам двоичного кода соответствуют уровни сигнала ш1жс порога срабатывания ;ороговой схемы 2 и выше порога срабатывания схемы 8, а нулям — poBHH спГняла между этими порогами (предполагается, что порог срабатывания схемы 8 больше чем у сх«мы 2). Сигнал с выхода схемы 8 и сигнал с выхода схемы 2, предварительно инвертированный, логически суммируются с помощью схемы «ИЛИ» а. С выхода этой схемы снимается двоичный сигнал, соответствующий двойному двоичному сигналу на входе устройства. Схема совпадения 8 пропускает тактовые импульсы с генератора 9 на сч(.тный вход триггера 10 при налпчш! на выходе схемы «ИЛИ» 5 нулей двоичного с1!Гнала, триг35

rep 10 «считает» (суммируя по модулю 2) количество этих нулей, попеременно «открывая» схемы совпадения 6 илп 7. Сигнал ошпокп появляется 117 выходе схемы «ИЛИ» 11 в том случае, когда передний фронт импульса Iloсыл и «единица» приходит на «откр ыту!О»

4О схему совпадения б или 7. Импульс ошиоки через вентиль 12 попадает не счетный вход триггера 10 и переключает его в состо!!нпс, соответству!Ощсс уровйю пришедшей единице двойного двоичного сигнала. Назначение вентиля !2 — пс пропускать тактовые импульсы на выход схемы «ИЛИ» 11, Предмет изобретения

Устройство для преобразования двойного

ДВО11<ПIОГО СПГ!1Г!ЛЬ! В ДВОН

«1 lËÈ», «1-1Е», схемы совпадсн1 я, триггер, вентиль и генератор тактовых импульсов, от.1ичающв:«ся тем, что, с целью повышения помехоуcToiiчпвости и упрощения устройства, В псм Выход блока входных воздействий подкл1о:сн ко Вход!ам первой и второй пороговых схем, выход перво!! из которых соедине.l co входом схемы «НЕ», выход второй пороговой схемы соединен с первь1м входом первой схемы «ИЛИ» и с первым входом первой схемы совпадс1шя, Выход схемы «НЕ» соединен со втор -. 1! .входом первой схемы «ИЛИ» и с перВым входом второй схемы совпаде.!!!!1, выход первой схемы «ИЛИ» псдкл1оче!! к первому

Вхо:,v третьей схемы coвпаден.(я и к первох!у

Выхoд7 устрсиства, Выход Гс! Iератора таKTО

В ых и ъппульсс В и Одкл 1оче!н ко:Втор Ох!у Входу третьей схемы совпадения, Выход котopoII ссед(и;!е» со счетным входом тр4!Ггера, выходы трпггсра сссдпн Iii I соответственно со Вторыми входами первой !I второй схем совпадения, выходы которых подключены соответственно к первому и второму входам второй схемы

<.ИЛИ», выход KoToJ)011 соединен со вторым выходом устройства и со входом Вентиля, выход которсГО подкл!Очен к с Iстноыу ьходу триггера.

Устройство для преобразованиядвойного двоичного сигнала в двоичныйсигнал с обнаружением ошибок Устройство для преобразованиядвойного двоичного сигнала в двоичныйсигнал с обнаружением ошибок 

 

Похожие патенты:

Изобретение относится к области техники связи и может быть использовано для передачи и приема сообщений, защищенных помехоустойчивым кодом

Изобретение относится к электронным схемам общего назначения, в частности к схемам кодирования, декодирования и преобразования данных при их передаче между удаленными друг от друга абонентами

Изобретение относится к области техники связи и может быть использовано для пакетной передачи и приема сообщений в сетях связи с многомерной маршрутизацией

Изобретение относится к радиосвязи и может быть использовано в системах передачи дискретной информации, функционирующих в неблагоприятной помеховой обстановке

Изобретение относится к радиотехнике, а именно к контролю функционирования цифровых систем передачи данных на базе технологии ATM
Наверх