Патент ссср 332572

 

О П И С А Н И Е 332572

ИЗОБРЕТЕНИЯ

М АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистииеских

Республик

Зависимое от авт. свидетельства №

Заявлено 27.Ч11.1970 (№ 1471756/26-9) с присоединением заявки №

Приоритет

Опубликовано 14.111.1972. Бюллетень № 10

Дата опубликования описания 21 IV.1972

М. Кл. Н 03k 13/243

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 621.318.576(088.8) Авторы изобретения Ю. А. Нечаев, А. !. 111оломицкий, Ю. В. Блоштейн и А. В. Бахтин

Заявитель

ДЕ1ИИФРАТОР

Предмет изобретения

Изобретение относится к вычислительной технике и предназначено для использования в устройствах коммутации, распределительных устройствах и т. п.

Известен дешифратор, содержащий матрицу на диодах, триггеры управления и опорные резисторы.

Целью изобретения является упроп;ение дешифратора и уменьшение напряжения помехи.

Поставленная цель достигается тем, что в предложенном дешифраторе нулевые выходы триггеров управления с ложным кодом для данного коммутируюш,его блока через диоды соединены параллельно и подключены к шине матрицы нулевого выхода первого из этих триггеров и через диод — к шине матрицы нулевого выхода предыдущего триггера, также содержащего диод.

На чертеже показана схема предложенного дешифратора коммутирующего блока например, на 16 каналов с распайкой диодов для использования в системе на 96 каналов.

Схема содержит каналы 1 — lб. Нулевые выходы триггеров упраьления 17 — 19 через диоды 20 — 22 включены параллельно и подсоединены к шине матрицы нулевого выхода триггера 17, который подключен к шине следующего триггера через диод 28. При срабатывании триггера 17, 18 или 19 шунтируются выходные цепи каналов 10 — lб через диоды

24 — 80. Диод 81, подключающий шину матрицы нулевого выхода триггера 82 параллельно шинам нулевого выхода триггеров 17 — 19, обеспечивает при срабатывании любого из триггеров 17 — 19 шунтирование выходных цепей каналов 1 — 9 через диоды шины матрицы нулевого выхода триггера 32. Диод 23 предотвращает (при срабатывании триггера

10 82) шунтирование выходных цепей каналов

10 — 1б через диоды 24 — 80.

Помехоустойчивость дешифратора определяется отношением напряжения полезного сигнала на выбранном выходе к напряжению

15 помех на неизбираемом выходе.

Уровень напряжения помехи однозначно зависит от числа элементов схемы. Так как схема предложенного дешифратора содержит меньшее число диодов, чем известные схемы, 20 то и помехоустойчивость ее выше.

Дешифратор, содержащий матрицу на диодах, триггеры управления и опорные резисторьт, отличающийся тем, что, с целью упрощения и уменьшения напряжения помехи, нуле30 вые выходы триггеров управления с ложным

332572 го из этих триггеров и через диод — к шине матрицы нулевого выхода предыдущего триггера, также содержащего диод.

52 17

Составитель А. Горбачев

Техред А. Камышникова Корректор Т. Миронова

Редактор Т. Орловская

Заказ 1014/8 Изд. № 410 Тираж 448 Подписное

I1IIHIlIIII Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 кодом для данного коммутирующего блока через диоды соединены параллельно и подключены к шине матрицы нулевого выхода перво15 !

Ц

12

71

7О .9 в

Ij

Патент ссср 332572 Патент ссср 332572 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к выполнению операций в полях Галуа, например, в устройствах декодирования кодов Рида-Соломона
Наверх