Преобразователь двоичного кода в десятичный

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ, рц 432486

Сок»з Советски»

Социалистически»

Республик (61) Зависимое от авт. свидетельства (22 ) Заявлено 21.12.71 (21) 1727470/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 15.06.74. Бюллетень № 22

Дата опубликования описания 01.11.74 (51) М. Кл. б 06, 5/00

Государственный комитет

Совета Министров СССР оо делам изобретений и открытии (53) УДК 681,3.05(088.8) (72) Авторы изобретения

С. Г. Бортник, Л. В. Границкий и Б. Ф. Осак

Сибирский институт земного магнетизма, ионосферы и распространения радиоволн (7Ц Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА

В ДЕСЯТИЧНЫЙ

Преобразователь предназначен для использования в системах автоматики и относится к области вычислительной техники.

Известны преобразователи двоичного кода в десятичный, содержащие сдвиговый регистр опроса, регистр двоичного кода, собирательные схемы перевода весовых значений каждого двоичного разряда в соответствующее весовое значение десятичного разряда, собирательные схемы разрешения формирования соответствующего десятичного разряда, генератор импульсов и последовательный десятичный декадный счетчик. Однако эти преобразователи имеют большое время преобразования, которое определяется временем последовательного преобразования младших разрядов.

Цель изобретения — уменьшение времени преобразования двоичного кода в десятичный.

Для этого в преобразователь введены по числу декад десятичного счетчика управляемые электронные ключи, первые входы которых соединены с вторым входом преобразователя и с входом делителя частоты, вторые входы— с соответствующими выходами собирательных схем разрешения формирования соответствующего десятичного разряда, третьи входы — с соответству|ощими выходами допо ll! HTcëüíû.: сдвиговых регистров, а выходы — с соответствующими входами декад последовательного десятичного декадного счетчика и шинами сдвига дополнительных сдвиговых регистров.

Установочные входы последних подключены соответственно к выходам собирательных схем перевода весовых значений каждого двоичного разряда в соответствующее весовое значение десятичного разряда.

На чертеже показана схема предлагаемого преобразователя.

Сущность изобретения состоит в том, что

1р значение веса опрашиваемого двоичного разряда параллельно переносится в десятичном коде по установочным входам в дополнительные регистры сдвига, после чего с выходов управляемых электронных ключей импульсы, количество которых определяется числом, занесенным в данный регистр, поступают на входы соответствующих декад десятичного счетчика для суммирования. Поскольку суммирование декадами счетчика производится одновремен2р но, то для исключения совпадения счетных импульсов с импульсами переноса последние подаются через элементы задержки.

Преобразуемое число вводится в регистр 1 двоичного кода. На сдвпговый регистр 2 опро25 са через вход 3 преобразователя подается команда «пуск». Под действием сдвиговых импульсов, поступающих через вход 4 преобразователя и делитель 5 частоты на регистр 2, на каждом из его выходов 6 поочередно появ3р ляются сигналы, производящие последователь432486

15 ный опрос двоичных разрядов регистра 1. При наличии «1» в опрашиваемом разряде под действием сигнала опроса разряд переходит в

«О» с выдачей сигнала на выходе 7 либо остается в «О» без выдачи сигнала на выходе 7, если он находится в состоянии «О».

Выходы 7 регистра двоичного кода разведены по установочным входам (шина) 8 дополнительных сдвиговых регистров 9 в соответствии с десятичным представлением весов разрядов через собирательные схемы 10 перевода весовых значений двоичных разрядов в соответствующее весовое значение десятичного разряда и, кроме того, через собирательные схемы 11 разрешения формирования соответствующего десятичного разряда на входы 12 управляемых электронных ключей 13. Так, например, выход 7 разряда с весом 2"-1024 разводится через собирательную схему 10 на четвертую установочную шину 8 дополнительного сдвигового регистра 9 единиц, на вторую установочную шину 8 регистра 9 десятков, на первую установочную шину 8 регистра 9 тысяч и соответственно на входы 12 электронных ключей 13 дополнительных регистров единиц, десятков и тысяч. На все электронные ключи постоянно подаются тактовые импульсы с входа 4 преобразователя.

Если на управляемые электронные ключи с собирательной схемы 11 поступает разрешающий сигнал, то на его выходе 14, связанном с входом дополнительного сдвигового регистра

9 и декадой 15 последовательного десятичного счетчика 16 (I — декада единиц, II — декада десятков, Ш вЂ” декада сотен, IV — декада тысяч) появляются импульсы. Эти импульсы для декады являются счетными, а для дополнительного регистра — сдвиговыми.

В зависимости от того, на какой вход 8 дополнительного регистра (1, 2,..., 9) поступает сигнал с выхода 7 регистра двоичного кода на выходе 17 дополнительного регистра появляется сигнал через 1, 2,..., 9 сдвиговых импульсов соответственно, который является запрещающим для управляемого электронного ключа.

Из вышесказанного ясно, что максимально возможное число импульсов на выходе 14 любого управляемого электронного ключа равно

9. Этим ограничивается скорость опроса двоичных разрядов, в связи с чем для получения тактовой частоты опроса двоичных разрядов используется делитель частоты с коэффициентом деления 10.

Импульсы с выходов 14 параллельно поступают на декады единиц, десятков и т. д. счетчика, в то же время каждая из декад счетчика считает последовательный код, Этим обеспечивается параллельно-последовательный режим счетчика. Для предотвращения совпадения счетных импульсов декад с импульсами переноса связь между декадами осуществляется через элементы 18 задержки. Процесс преооразования заканчивается после опроса всех разрядов регистра 1 двоичного кода.

Предмет изобретения

Преобразователь двоичного кода в десятичный, содержащий сдвиговый регистр опроса, установочный вход которого соединен с первым входом преобразователя, а выходы — соответственно с входами разрядов регистра двоичного кода, выходы каждого разряда которого подключены соответственно к входам собирательных схем первой группы перевода весовых значений каждого двоичного разряда в соответствующее весовое значение десятичного разряда и к входам собирательных схем второй группы разрешения формирования соответствующего десятичного разряда, и последовательный десятичный декадный счетчик, отличающийся тем, что, с целью уменьшения времени преобразования, в него введены по числу декад десятичного счетчика управляемые электронные ключи, первые входы которых соединены с вторым входом преобразователя и с входом делителя частоты, вторые входы — с соответствующими выходами собирательных схем второй группы, третьи входы — с соответствующими выходами дополнительных сдвиговых регистров, а выходы — с соответствующими входами декад последовательного десятичного декадного счетчика и шинами сдвига дополнительных сдвиговых регистров, установочные входы которых подключены соответственно к выходам собирательных схем первой группы.

432481

Составитель Н. Милославская

Техред Л. Богданова

Редактор Т. Юрчикова

Корректор Т. Гревцова

Типография, пр. Сапунова, 2

Заказ 2957/5 Изд. Xо 1737 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4, 5

Преобразователь двоичного кода в десятичный Преобразователь двоичного кода в десятичный Преобразователь двоичного кода в десятичный 

 

Похожие патенты:

Н и е ения // 393739

Изобретение относится к технике отображения цифровой информации

Изобретение относится к технике преобразования цифровых величин в аналоговые и может быть использовано в цифроаналоговых преобразователях, в том числе и со значительным уровнем выходной мощности

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации

Изобретение относится к вычислительной технике и может быть использовано в автоматических и вычислительных устройствах для преобразования хранимого кода в обратный или дополнительный, для выполнения операций прямого и обратного счета в стандартном и нестандартном двоичном коде, а также для формирования прямой и обратной последовательностей кодовых комбинаций кода Грея

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении цифровых вычислительных машин и устройств дискретной автоматики

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей кодов

Изобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных вычислительных машинах для построения преобразователей больших потоков двоично-десятичной и двоичной информации

Изобретение относится к вычислительной технике и может быть использовано в автоматических и вычислительных устройствах для осуществления преобразования прямого кода в обратный и дополнительный, для осуществления операции прямого и обратного счета при подсчете предметов, а также для осуществления реверсивного счета импульсов, поступающих по раздельным входам суммирования и вычитания
Наверх