Многофункциональное запоминающее устройство3 :1 т вфон]] я- и;ф'ртгщ <" t- j j^^ '^ • i .• f s .„ j i, is i*

 

О П И С А Н И Е pi 433541

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДИТИЛЬСТВУ (61) Дополнительное к авт. саид-ву— (22) Заявлено18.07.72 (21) 1812867/18-24 (от) л1 Кл Q11 15/00 с присоединением заявки №вЂ” (23) Приоритет— (43) Опублнковано25.06.74 Бюллетень ¹23 (53) УДК 681.327. .3 (088.8) (4б) Дата оцубликовання опнсання

Гесударстаеншй квинтет

Севвта Меннетрев СССР ее делам нзебраеннй

N еткрытнй

Е. П. Балашов, Г. А. Петров и Ll В. Пузвнков (72) Авторы изобретения

Ленинградский ордена Ленина электротехнический институт им. В. И. Ульяновв /Ленинв/ (71) Заявитель (S4) МНОГОФУНКЦИОНАЛЪНОЕ ЗА ПОМИНАЮЩЕЕ

УСТРОЙСТВО

Изобретение относится к эвпоминвюшим устройстввм.

Известно многофункциональное звпоминвюшее ус тройство, содержвшее накопитель нв тороидвльных сердечниках с прямоуголь- 5 ной петлей гистереэиса, к рвэрядным шинвм чтения которого подключены усилители чтения; рвэрядные формирователи эвписи и считывания, выхода которых подт лючены к соответствуюшим шинам записи и 10 счйтыввния накопителя; регистр вдресв, выходы которого подсоединены к первым входам соответствующих адресных вентилей, выходы которых через адресные формироввтели записи и считыввния подключены 15 к адресным шинам записи и считыввния соответственно; регистр словв, разрядные вентили и схемы ИЛИ.

Предлагаемое устройство отличвется от известного тем,что оно содержит дополни- й0 тельные схемы ИЛИ, выходы двух из которых через соответствующие вдресные вентили соединены со входами адресных формирователей записи и считывания по координвте Х, и выходы двух других через адрес-,,25 ные вентили подключены ко входам адрес-. ных формирователей записи и считывания по координате f; ко входвм схем ИЛИ подключены соответствующие управляющие шины. Это позволяет расширить функциональные воэможности устройства.

Нв чертеже изображена блок-схема предлвгвемого многофункционвльного звпомипвюшего устройства.

Устройство содержит матричный нвкопитель 1 нв тороидвльных сердечниках 2 с ППГ, пронизанных вдресными шинами 3 записи и считыввния, рвзрядными шинвми4 записи и считывания, разрядными шинвми5 чтения. В устройство входят разрядные формирователи 6 считывания, рвзрядные формирователи 7 звписи, схемы 8 ИЛИ, разрядные вентили 9, триггеры 10 регистра 11 слова, адресные формирователи 12 записи адресные формирователи 33 считы- ввния по строкам, адресные формирователи

14 записи по столбцвм, адресные формиро; ввтели 1S считывания по столбцам, адрес. °

I ные вентили 16, триггеры 17 регистра 18 строк, триггеры 19 регистра 2О столбцов, входы 21 регистров строк и

Таблица 1

Разрядный

1 сигнал возбуждения

Значения аргументов и функций

Возбуждаемые разрядные и адресные формирователии

Возбуждаемая шина

Г

Выполняемая операция управления

Е

0

23 х„

6,I2,Х4

Х f

6,Х2,Х4

Z3,Хб

0 Х

0 а С

q, =У; л ){

7, IÇ, Iá

0 0

Pi Xlh yc

gi Ë ьХ;

7IÇХб X 1 с 0 0

27

3 столбцов, шины 22 — 35 управления, схемы

36-40 ИЛИ, усилители 41 чтения, шина42 атробирования, выходы 43 усилителей чтения, шина 44 сброса регистра столбцов, шина 45 сброса регистра строк, входы 46 регистра слова, шина 47 сброса регистра слова, схемы 48 ИЛИ.

В исходном состоянии в регистре 11 слова хранится входное слово Х(Х, -Х„...,X ), а,в ячейках матричного накопителя 1 хранятся слова у („1,...)" ...y i, где Х>

, -ый разряд входного слова, хранящийся в, -ом триггере 10 регистра 11 слова, и —, -ый разряд -го слова, xpaPJ Sô няшийся в -ом сердечнике 2 матричного накопителя 1, Ф -количество разрядов.

Обозначим через „. разрядные сигналы возбуждения, получаемые с прямых выхо-. дов триггера 10, находящихся в состоянии 1", а через „ -разрядные сигналы возбуждения, получаемые с инверсных выходов 10, находящихся в состоянии "0".

Обозначим через Р реализуемую -ым

1 е тороидальным сердечником 2 избранной ячейки матричного накопителя 1 переключательную функцию, значение которой со4 ответствует состояниям атого сердечниКа после воздействия на него разрядного сигнала )(„. или Х„ прп условии, что исходное состояние сердечника соответствует значению „ ; через обозначим реализуемую -ым тороидальным сердечником 2 избранной ячейки матричного накопителя 1 переключательную функцию, значение которой получается íà g -ой разрядной шине 5 чтения в момент воздействия разрядного сигнала Х или Х на данный сердечник 2

t с исходным состоянием ;, причем единичному значению функции g- соответствует наличие импульсного сигнала на, -ой разрядной шине 5 чтения, а нулевому— отсутствие.

Выполнение операции над входным словом в выбранной ячейке накопителя 1 проQQ исходит при поступлении соответствующих сигналов на управляющие шины 22-35.

Логические двухместные операции и логические многоместные операции, которые могут быть в предлагаемом логичес25 ком ЗУ, приведены соответственно в табл. 1 и 2.

Х 10! 03 Х I

Xi! I! I! 0 0

У I O! I! O! I

433541

Таблица 2

Возбужда- емая шина управлениями

Т Разрядный

1 сигнал возбуждения начения аргументов и функций

Возбуждаемые разрядные и адресные формирователи

Выполненная — Ф

Х х;

У

У,р

О,о I

I;I,0

0 Х 0

0 I 0 операция

Х

Р f 0 .0 <0 I Р р=К„ У

6,I5

X„.

Р; I О (0 f 0

6,ХЗ

Pi< = 4" 4

0 0 Pt. My< Х

6,Х5

Р; 0 I

Рс о f I

6,ХЗ

0 0 Рд =Ри Х

PffIf

0f I f

7, I4

Х f

Р р = . У /

0 I. .P,,=ХНУ;, РО Х! I f Р; =Х,"У;

Р; О

7, I4

Р„: f 0 Х I Е Рс4 = К

7,Х2

25 результату логической операции запрета

P =) Х . Одновременно на каждой раз- рядной шине 5 чтения появляется сигнал, соответствующий выполнению в данном разряде слов логической операции коньюнкции g.=Х h) . Эти сигналы посту1 и лают íà входы усилителей чтения 41 и при наличии сигнала стробирования на шине 42 проходят на выходы 43. Аналогично выполняются и все другие двухместные логические операции, приведенные в табл. 1.

Выполнение логической операции коньюнкции Ь = g. Л Х„. между g-ым разрядом входйого слова и (,-ым разрядом слов, храняшихся в t,-ой строке накопителя, реализуется следующим образом. При подаче сигнала на шину 29 управления с выходов тех триггеров 10 регистрн 11 входного слова, которые находятся в состоянии "О, через разрядные вентили 9 и схемы 8 ИЛИ на входы разрядных формирователей 6 считывания проходят разрядные сигналы возбуждения Х =1. Одновременно через схему 39 ИЛИ и адресный вентиль 16 возбуждается адресный формирователь 13 считывания той строки матричного накопителя 1, триггер 19 регистра 20 строк которой находится в состоянии "1". Под действием адресного и разрядного полутоков считывания сердечники 2 тех разрядов, в которых )(.=О (т. е. Х =1), переходят в состояние "О, а сердечники 2 тех разрядов матричного

Работу устройства иллюстрируют примеры выполнения логических операций запрета

P.= g- ЬХ и коньюнкции 1= Х. A „

J i а также логической операции коньюкции

P<(= ф, Л Х,,между Ь -ым разрядом входного слова и ь-ым разрядом слов, хранящихся в f, -ой строке накопителя.

При подаче сигнала на шину управления

26 с инверсных выходов тех триггеров 10, которые находятся в состоянии "О, через разрядные вентили 9 и схемы ИЛИ 8 на входы разрядных формирователей 7 записи проходят разрядные сигналы возбуждения

Х =1

Одновременно через схемы 36, 39, ФО ИЛИ и адресные вентили 16 возбуждаются адресные формирователи 13 и 15 считывания по строкам и столбцам тех ячеек строки и столбца, триггеры 19 и 17 признаков обрашения которых находятся в состояниях "1". При этом в тех разрядах, в которых X.eQ (т. е. X =1), разрядный полуток запйси запрещает считывание информации под действием адресных полутоков считывания с сердечников 2 матричного накопителя 1, а в тех разрядах, в которых Х. =1 (т. е. Х = O), сердечники 2 переходят в состояние «О».

Таким образом, под действием адресных. полутоков считывания и разрядных полутоков записи сердечники 2 каждого разряда избранного слова матричного накопителя 1 принимают состояния, соответствуюшие

433541 накопителя 1, в которых Х„=1 (т. е. ,К =Q ), остаются в исходном состоянии. (Таким образом, в каждом из серде шиков 2 1 -ой строки сформировался результат логической операции коньюнкции Р.р

= у,< лх„..

Аналогично выполняются другие логические операции в строках и столбцах нредлагаемого 3Y, которые приведены в табл. 2.

Кроме того, в предлагаемом ЗУ возмож- )0 но выполнение приведенных в табл. 2 логических операций одновременно во многих столбцах или строках матрицы, что требует установки триггеров 17 регистра 18 столбцов или триггеров 19 регистра 20 строк 15 в состояние "1". Таким же образом происходит выполнение других логических операций, приведенных в табл, 2, прн подаче сигналов в соответствующие шины управления 28-35. . 20

Предмет изобретения

Многофункциональное запоминающее устройство, содержащее матричный нако25 питель на тороидальных сердечниках с пря моугольной петлей гистерезиса, разрядные шины записи и считывания которого через последовательно соединенные разрядные формирователи записи и считывания, схемы ИЛИ и разрядные вентили подключены к соответствующим выходам регистра слова, адресные шины записи и считывания по координатам )(и у через соответствующие адресные формирователи записи и считывания и вентили подключены к выходам соответствуюших регистров, о т л ичаюш:ееся тем, что, с целью расширения функциональных возможностей устройства, в него введены дополнительные схемы ИЛИ, выходы двух дополнительных схем ИЛИ через вентили соединены со входами адресных формирователей записи и считывания по координате X а выходы двух других через вентили подключены ко входам адресных формирователей записи и считывания по координате, причем ко входам схем ИЛИ под-! ключены управляющие шины.

Многофункциональное запоминающее устройство3 :1 т вфон]] я- и;фртгщ < t- j j^^ ^ • i .• f s .„ j i, is i* Многофункциональное запоминающее устройство3 :1 т вфон]] я- и;фртгщ < t- j j^^ ^ • i .• f s .„ j i, is i* Многофункциональное запоминающее устройство3 :1 т вфон]] я- и;фртгщ < t- j j^^ ^ • i .• f s .„ j i, is i* Многофункциональное запоминающее устройство3 :1 т вфон]] я- и;фртгщ < t- j j^^ ^ • i .• f s .„ j i, is i* Многофункциональное запоминающее устройство3 :1 т вфон]] я- и;фртгщ < t- j j^^ ^ • i .• f s .„ j i, is i* 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении устройств хранения информации на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к вычислительной технике и может быть использовано при создании устройств хранения информации на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к вычислительной технике и может быть использовано при разработке ассоциативных запоминающих устройств на цилиндрических магнитных доменах (ЦМД)
Наверх