Интегратор с логическим управлением

 

вью меч

В д ц, т1.-твХМч:.;%АЙ ете а

О П Е

ИЗОБРЕТЕН ИЯ (i ll 469I25

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6!) Дополнительное к авт. свид-ву ¹-— (22) Заявлено 28.03.74 (21) 2009559/18-24 с присоединением заявки ¹â€” (23) Приор(пет—

Опубликовано 30.04.75, Бюллетень № 16 (51) Ч.1хл. б Обд 7,i 18

Государственный комитет

Совета Министров СССР по делам нзооретений и открытий (53) УД !х 681.335 (088.8) I, IT I опубликования !4.11.75 (72) А(г(оры

I I с (1 б р е I с I I: I (t

О. Н. Новиков и Л. С. Якшин (7 1 ) 3 ;1 я IIII гс, 1 I> (541) ИНТЕГРАТОР С ЛОГИЧЕСКИМ УПРАВЛЕНИЕМ

Изобретение относится к иитегриру(ощим устройствам и может быть использовано в аналогичных вычислительных машинах, Известны питсграторы с логическим управлением, содержащие последовательно включенные основной и дополнительный усилители, причем вход основного усилителя соединен с одним выводом резистора обратной связи, входной клеммой и конде(сатором, 13Торой вывод которого подкл1о(си к выходу основного усилителя и выходной клемме, преобразователь однополярного сигнала в разиополярный, вход которого соединен с управляющим входом интегратора, à выход иодклю(си к управляющему входу ключа. один из выводов которого присоединен к шине пулевого потенциала.

Предложенное устройство отличается от известных тем, что второй вывод ключа coc:(èиен с другим выводом резистора обратной связи и через дополнительный резистор o(I,E;ITной связи — с выходом дополпнтельllol (I уси,!! I тел я.

Это позволяет повысить точность ра боты интегратора с логическим управлением в ре>киме непериодических измерений.

Блок-схема устройства показана на чертеже.

Она содержит в одную клемму 1, основной усилитель 2, дополнительный усилитель 3, рсзистор 4 обратной связи, дополнительный рс.зистор 5 обратной связи, выходную клемму 6. ключ 7, преобразователь 8однополяриогосигнала в разнополярный, управляющий вход 9 интегратора, интегрирующий конденсатор 10.

Интегратор с логическим упрaEâI,ëE(å.íHIèI(åì работает следующим образом.

В случае отсутствия обрабатываемого входного импульса, иа управляющий вход 9 ш(тегратора подается нулевое напряжение и ключ

7 разрывает связь общей точки соединения резисторов 4 и 5 с общей шиной, что обеспечивает замыкание цепи обратной связи с гыхода дополнительного усилителя 3 на глод основного усилителя 2. Коэффициент передачи допол(штельного усилителя состагляет величину порядка 700 — 1000, а общий коэффициент обратной связи достигает 350 — 500.

За счет усиленной обратной связи смещение пулевого уровня в предложенной схеме интегратора ослабляется в 350 — 500 раз, по сравнению с известными схемами интеграторов, и составляет EIB выходной клемме 6 величину порядка единиц милливольт.

При поступлении обрабатываемого импульса иа входную клемму 1 одновременно на управляющий вход 9 интегратора подается сигнал унравлеиия. Преобразователь 8 однополярного сигнала в разнополярный вырабатыВает сигнал. посту па1ощий 1111 вход 1.,11оча

Предмет изо бретения

Составитель О. Отраднов

Корректор T. Добровольская

1екрсд О. Гуменюк

Редактор И. Грузова

Изд. № 1416 Тираж 679 Подписное

Ц11ИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий й1осква, уК-35, Раушская иаб., д. 4/5

Заказ 4258

Обл. тип. Костромского управления издательств, полиграфии и книжной торговли

Ключ замыкает цепь обратной связи на пикну нулевого потенциала, и устройство из режима усиления с обратной связью переходит в режим интегрирования с помощью основного усилителя 2 и интегрирующего конденсатора 10.

С выходной клеммы 6 снимается сигнал, пропорциональный интегралу от входного импульсного сигнала.

За счет снижения дрейфа нулевого уровня интегратора с логическим управлением в паузах между входными импульсами непериодических процессов точность интегрирования повышается, Интегратор с логическим управлением, содержащий последовательно включенные основной и дополнительный усилители, вход основного усилителя соединен с одним выводом резистора обратной связи, входом интегратора н интегрирующим конденсатором, другой вывод которого подключен к выходу основного усилителя и выходу интегратора, преобразователь однополярного сигнала в разнополярный, вход которого соединен с управляющим входом интегратора, а выход подключен к

1() управляющему входу кл1оча, один из выводов которого присоединен к шине нулевого потенциала, отличающийся тем, что, с целью повышения точности работы в режиме непериодических измерений, другой вывод ключа соеди15 нен с другим выводом резистора обратной связи и через дополнительный резистор обратной связи — с выходом дополнительного усилителя.

Интегратор с логическим управлением Интегратор с логическим управлением 

 

Похожие патенты:

Изобретение относится к устройствам фильтрации на интегральных схемах (ИС), в которых стабилизируют частоту отсечки, используя активную межэлектродную проводимость (АМП)

Изобретение относится к автоматике и вычислительной технике, в частности к электроизмерительной технике

Изобретение относится к вычислительной технике и может быть использовано для создания оптических вычислительных систем

Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике

Изобретение относится к вычислительной технике и может быть использовано для интегрирования входных токов и напряжений

Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике

Изобретение относится к электроизмерительной технике, в частности к фильтрам для выделения постоянной составляющей периодических напряжений

Изобретение относится к техническим средствам коррекции систем автоматического управления
Наверх