Логическое запоминающее устройство

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТИДЬСТВУ

Соез Соаегсник

Социалистических

Республик

111) 492934 (61) Дополнительное к авт, свил-ву (22) Заявлено01.04.74 (21) 2009793/3 P.-24 с присоелинением заявки Ме (г)1) Л !. Кл

Гт 11с 1 <»

Гасудврственнмй намнтет

Совета Мнннатров СССР па делам нзааретеннй и аткрытнй (23) Приоритет (53) УДК 6Я1,Д2-7 ; (оЯЯ,Я) Опуб."иковано25.11.75,Бюллетень N. 43

Дата опубликования описания 16.01.76 (72) Авторы изобретения

B. Ф. Нестерук и В. И. Потапов (71) Заявитель

Омский политехнический институт (54) ЛОГИЧЕСКОГ ЗАПОМИНАЮШЕЕ УСТРОЙСТОО

Изобретение относится к запоминающим устройствам.

Известно логическое запомянаюшее устройство, содержашее числовые линейки, разрядные шины которых подключены к выходам разрядного блока управления, линейные шины - к выходам адресного блока управления, шины чтения — ко входам выходного регистра, выходы которого соединены со входами элементов "И" первой группы, регистр слова, входы ксь; торого подключены к выходам элементов И второй группы, а выходы — ко входам разрядного блока управления, управ ляюшие шины, шины индикации и началъI ной установки.

Известное логическое запоминающее устройство не позволяет производить логическую обработку массивов информации, распределенных произвольным образом по объему накопителя, что ограничивает функциональные возможности устройства.

Подобная задача возникает при использовании логического эапоминаюшего устройства в системах обр!ботки дискретной и нформации, поступаюшей от нескольких периферийных устройств в произвольные ! моменты времени.

Описываемое устройство отличается от известного тем, что оно содержит блок модификации адреса и блок формирова-ния массивов, входы которого подклк>чены к выходам регистра адреса и блока модификации адреса, соедиьенным q функ10 циональными входами элементов И+ второй группы, а выходы - соответственно ко входам адресного блока управления и шинам индикации, выходы элементов

"И» первой группы подключены ко вхо1т!, дам регистра адреса и одним входам бло ка модификации адресе, другие входы которого соединены соответственно с управ! лающими шинами и шинами начальной установки. Все . то позволяет расширить эп фуекциональные воэможности устройства.

На чертеже изображена блок-схема ! логического запоминающего устройства.

Оно содержит накопитель 1, состоя Ший иэ чисповых линеек 2, линейнь7е 3 и разрядные 4 шины которых подключеl

49? 934 ны соответственно к выходам адресного 5 и разрядного 6 блоков управления, в шины чтения 7 соединены со входами выходного регистра 8. Выходные шины с выходного регистра 8 соединены через 5 элементы И первой группы 10 со входами 11 регистра адреса 12 и лока мсдификации адреса 13, выходы которых m д Ъ ключены к функциональным входам ячеек 14 блока 15 формирования массивов и ко в: о- 10 дам элементов "И" второй группы 16. И r выходы соединены с входными шинами 1 регистра слова 18, выходы которого подключены ко входам разрядного блока ущ явления 6. 15

Управляющие входы ячеек 14 соедине rbr с шинами управления 19-22, управляюшi е входы элементов . И 16 подключены к иrre управления 23, а счетные входы перв >го и второго разрядов блока 1 3 соедине: ы с шинами управления 24.

Выход признака модификации 25 каждо ячейки 1 ч подключен к шине индикации 2 6.

Выход индикации состояния 27 перво1 ячейки 14 блока 15 соединен со входом запрета записи 28 второй ячейки 14. Вх щ запрета записи 28 каждой последуюшейя ей; ки 14 подключен к выходу индикации сос ояния 27 предыдущей ячейки 14, а выход индикации c(тояния 27 последней ячейки 1 4 соединен с шиной 29 индикации состоянии t накопителя.

Управляющий выход 30 каждой ячейки 14 блока 15 подключен к соответствующему входу адресного блока управления 5 и, к) о- 35 ме последней, - к разрешающему входу 1 последующей ячейки 14, а управляющий r ггход 30 последней ячейки 14 соединен с разрешающим входом 31 первой ячейки j 4.

Кроме того, устройство содержит шины у r- 40 рввления 32 адресным 5 и разрядным 6 блоками управления, шины начальной уст ковки 33 блока 13, шину управления 34 первой группой элементов И 10. Вход запрета записи 28 каждой ячейки 14 по! - 45 ключен через разделительный диод 35 кс входу запрета записи 28 предыдущей яче 1ки 14, а выход 27 последней ячейки 14 через разделительный диод 35 - ко вход запрете записи 28 этой ячейки, 50

Предложенное логическое запоминающее устройство имеет два основных режима р боты: режим записи массивов информации и режим их логической обработки, Каждому массиву информации;присваи а- 55 ется признак, называемый начальным адр.сом массива. Запись массивов информаци: производится в незанятые к моменту эапси числовые линейки 2 накопителя 1. Час ть массива, записанная в следующих по rropr и- 60 ку числовых линейках 2, называется подмассивом д; чного массива информации. Каждому подмвссиву присваивается соответствующий признак, называемый текущим адресом массива, представляющий собой + е

К старших разрядов образованы полем начального адреса массива, а 4 младших разрядов — полем константы .лодификвции, являющейся порядковым номером подмаосива в данном массиве информации.

Текущий адрес, соответствующий каждому носледуюшему подмассиву некоторого массива информацич, увеличивается нв единицу младшего разряда по сравнению с текущим адресом предыдущего подмассивв.

Будем считать, что в режиме записи различные массивы информации могут поступать от периферийных устройств (на чертеже не показаны) по частям, причем отдельные части одного и того же массива могут следовать через произвольные промежутки времени, в течение которых устройство может производить запись отдельных частей других массивов информации.

Для органиэации правильной очередности подмассивов каждого массива информации после окончания записи отдельной части массива текущий адрес увеличивается на единицу младшего разряда и хранится в одной из числовых линеек 2 накопителя 1 до поступления очередной части этого мас сива информации.

При поступлении от периферий Г х устройств очередной части некоторого лассива информации в накопителе 1 производится выборка и считыввчие текущего адреса этого массива. При этом логическое язпоминвюшее устройство работает во вспомогательном режиме — в режиме обращения к текущему адресу, Выборка требуемой числовой Линейки 2 в накопителе 1. производится по признаку.

Числовые линейки 2, в которых записаны слова одного и того же подмассивв, имеют одинаковый признак, представляющий собой текущий адрес, соответствующий этому подмассиву. Признак каждой числовой линейки 2 хранится в ячейке 14, соответствук>шей этой линейке. Числовая линейка считается выбранной, если код текущего адреса массива, формируемый в ре;истре адреса 12 и в блоке 13, совпадает с кодом, хранящимся в ячейке 14, соответствующей этой числовой линейке.

Признак числовой линейки, в которой хранится код текущего адреса мвс ива, представляет собой (й, Ф 8 < i ) — разрядное двоичное число, в k старших разрядах

l0

K0T0poI 0 записан кОд на !A)B ного «дреся массива, а в млачп1ем разряде — единица, если в этой числовой линейке хранится код текущего адреса записи массива информации, или же>в младшем разряде за.писаи нуль, если в этой числовой линейке кроится код текушего адреса обработки массива информации. В остальных разрядах этого двоичного числа записаны нули.

Коды признаков тех числовых линеек, в которых хранятся коды текущих адресов массивов, формируются в регистре адреса 12 и блоке 13. Поэтому, обшая длина разрядной сетки регистра адреса 12 и блока 13 составляет и + Г + 4 разрядов, й, i 6 старших разрядов используются для формирования текуших адресов массивов, а младший разряд - только при формировании кодов признаков числовых линеек, в которых хранятся коды текущих адресов. массивов.

Для упрощения описания работы логического запоминающего устройств» раосмотрим отдельно логику работы ячеек 14 блока 15. Он может работать s трех режимах: "Запись, "Считывание и Опрос содержимого" {см. таблицу).

Каждая ячейка 14 может находиться в трех состояниях . "Занята", Свободна и Ожидание

При состоянии Занята в ячейке 14 записано отличное от нуля чйсло. При состоянии "Свободна" в ячейке записан нуль. При состоянии Ожидание" в ячейке записано отличное от нуля число и данная ячейка способна к возбуждению, если при работе блока 15 в режимах "Считывание и Опрос содержимого код текущего anреса массива совпадает с кодом числа, хранящегося в ячейке 14.

Операции, выполняемые в ячейке 14 при различных режимах рабогы блока 15, приведены в таблице.

Сигнал на выходе индикации состояния

27 любой иэ ячеек 14 присутствует в том случае, если ячейка 14 находится в состоянии Свободна".

Перед началом работы в логическом запоминающем устройстве для всех массивов формируются исходные текущие адреса записи и обработка массивов, их формирование происходит следующим образом. Перед началом работы все ячейки 14, регистр адреса 12 и блок 13 устанавливаются в иу левое состояние, В первом такте на входы 11 регистра адреса 12 от периферийных устройств поступает код начального адреса массива и заносится в регистр 12, а по шинам управ20

И

60 ления 24 во второй разряд блок» l 3;ç»llèсывается единица.

Во B 0po TaK Ha IIIH управления 2:3 поступает сигнал, переключающий вторун> группу элементов И" 18 в проводящее состояние и исходный текущий адрес записи или обработки массива, сформированный в регистре адреса 12 и блоке 13, заносится в регистр слова 18.

В третьем такте по IIIHHRM 33 производится сброс в нуль содержимого блока 13, если формируется McxogHbfO текущий алрес обработки массива, либо сброс в нуль с записью единицы в первый разряд этого блока, если формируется исходный текущий anрес записи массива.

В четвертом такте на шины управле» ния 19 и 20 поступают сигналы, которые настраивают одну иэ ячеек 14, находяшихся в состояниях Свободны, на запись нечального адреса записи либо начального адреса обработки, сформированного в предыдущем такте в регистре адреса 12 и в блоке 1 3. Если в состоянии Свободна находится несколько ячеек 1 4, то записать код начального или текущего адреса сможет только ячейка 14 с наименьшим порядковым номером. Подобная зависимость обеспечивается логикой работы ячеек 1 4 и системой подключения выходов индикации состояния 27 и входов запрета записи 28, Например, сли >. e ячейки 14 окажутся в состояниях Свободны, то произвести запись сможет только первая ячейка 14, так как только на ее ьход запрета записи 28, подключенный к шине заземления 36, не будет поступать сигнал запрета.

В атом же такте подаются сигналы на шины управления 32, настраиваюшие адресный 5 и разрядный 6 блоки управления на организацию записи соде жимого регист= ра слова 18 в числовую линейку 2, соответствующую возбужденному управляющему выход„. 30.

В результате в одной из ячеек 14 будет записан код начального адреса записи или обработки. Эта ячейка перейдет в состояние Ожидание, а в соответствующей числовой линейке 2 будет записан код иокодного текущего адреса записи или обработки.

В режиме обращения к текушему адресу работа логического эапол1инаюшего устройства происходит следующим образом.

В первом такте на входы 1 1 регистра адреса 12 подается код начального адреса массива и заносится в регистр, а блок 13 сигналал и, поступающими по щипал, 33 ньчальной установки, либо уст»навливается

492034

7 в нуль, если производится обрашение к т зкушему адресу обработки, либо устанавливается в нуль с записью единицы в перв N разряд, если производится оЯщшение к т .кушему адресу эациси. В результате в ргистре адреса 12 я в блоке 13 будет chal армирован начальный адрес обработки или: аписи.

Во втором -акте на шину управления 21 пос"гупает сигнал, по которому в ячейках 14, яаходяшихся в состояниях Ожидание, п1 с изводится. операция по п. 6 (см. таблицу .

В этом же.такте на шины управления 3; педаются сигналы, производяшие настрой

;ay адресного 5 и разрядного 6 блоков

;уцравления, организуюших считывание те ° кущего адреса записи или обработки иэ числовой линейки 2, соответствуюшей во г-;

:бужденному выходу 30, т.е. управляют

1му выходу 30 той ячейки 14, содержиМо9 которой совпало с начальным адре»

;сом записи или обработки. Результат сч. тывания поступает в выходной регистр б, На этом заканчивается работа устройств i в „ежиме обрашения к текушему адресу.

Рассь; трим работу логического запоминаюшего устройства в режиме записи массивов информации. Будем считать, чч > в накопителе 1 перед началом записи иь еются числовые линейки 2, храняшие эашсанную ранее информацию (будем называть эти числовые линейки 2 занятыми) и, что ячейки 14, соответствуюшие зан»тым числовым линейкам 2, находятся, s сосгояниях "Заняты" либо "Ожидание",, а остальные ячейки 14 - в состоянии

Свободны . Ири работе устройства в режиме записи массивов информации имею место три цикла функционирования устрс 1ства: начальный, текушнй, и конечный.

Рассмотрим начальный цикл функциои sрования устройства.

В первом такте на шину управления 14 поступает сигнал, разрешаюший работу первой группы элементов И 10.

В этом же такте по входным шинам l7

1 . в регисгр слова 18 поступает первое слово подмассива записываемой информ пик, а по входам 11, подключенным через открытые элементы "И" 10, к вых цным шинам 8, в регистр адреса 12 и в ,блок 13 поступает считанный с выходи го регистра 8 код текушего адреса эап r,си, занесенный;в выходной регисгр 8 г. 1 окончании работы устройс.гва в режиме обрашения к текушему адресу.

Во втором такте-на шины управления 19 и 20 подаются сигналы, в соответстви ( с которыми в той ячейке 14, из числа находящихся в состоиннях "Свободны, которая ямеет наименьший порядковый но» мер, выполнится операция по и. 3 (см. таблицу). В этом же такте на шины управления 32 поступают сигналы, настраиваюшне адресный 5 и разрядный 6 блоки управления на выполнение операции записи содержимого регистра слова 18 в чис ловую линейку 2, соответствуюшую воэ1О бужденному управляюшему выходу 30. С него сигнал поступает также на разрешаюший вход 31 последуюшей ячейки 14, в которой выполняется операция по п. 4, с-,если эта ячейка 14 находится в состоянии Занята или "Ожидание . Если же последуюшая ячейка 14 находится в состоянии "Свободна, то она сохранит свое состояние, так как сигнал на ее входе за» прета записи 28, подключенном к выходу индикации состояния 27 ячейки 14, записавшей код текушего адреса записи, ис чезнет только по окончании второго такта.

Результатом начального цикла является запись первого слова записываемого подмассива информации в одну из числовых линеек 2, запись текушего адреса записи массива в соответствуюшую этой числовой линейке 2 ячейку 14, установка этой ячейки 14 в состояние Ожидание и формирование на шине индикации 26 сигнала в случае, если последующая ячейка 14 находится в состоянии Занята нли Ожидание .

За начальным циклом функционирования устройства в режиме записи следуют текуI шие циклы по числу оставшихся слов в записываемом подмассиве.

Работе устройства в текушем циклес осушествляется следуюшим образом.

В первом такте по входным шинам 17 .в регистр слова 18 заносится очередчое слово записываемого подмассива, а по шн нам управления 24 на счетный вход вто4ч рого разряда блока 13 поступает сигнал-, увеличиваюший текуший адрес записи на единицу второго разряда, если в последнем такте предыдущего начального или текушего цикла был сформирован сигнал на ф шине индикации 26, в противном случае текуший адрес записи остается беэ изменения. В этом же такте на шину управления 21 подаечся сигнал, переводяший блок формирования массивов 15 в режим Оц»35 рос содержимого, и в ячейках 14 выпол няются операции по пп. 5 .я 6 (см. -.àáëèцу). Опрос содержимого ячеек 14 произ аодится апа того, чтобы выявить возмож ное совпадение текуших адресов записи

g5 одного и того же массива прн переполн

492934

f5 нии блока 13. В этом случае, появление сигнала на шине индикации 26 говорит о том, что необходимо либо вывести иэ накопителя часть записываемого массива, либо приступить к его обработке.

Второй такт протекает аналогично вто1, рому такту начального цикла, есди во вто ром такте предыдушего цикла на шине ин1

1дикации 26 был сформулирован сигнал, в

1 противном случае во втором такте сигналы подаются не по шинам управления 19, 20 и 32, а только по шинам управле-. ния 20 и 32. Вследствие этого в ячейках 14 будут выполняться операции по пп. 1 и 2 (см. таблицу).

В результате выполнения текушего цик- ла функционирования устройства в режиме записи осушествляется запись очередного слова записываемого подмассива в одну из числовых линеек 2, запись текушего адреса записи массива в ="оответствуюшую этой числовой ячейке 2 ячейку 14, перевод этой ячейки в состояние Ожидание" или Занята в зависимости "г того, был ли сформирован во втором такте предыдушего цикла сигнал на шине индикации 26 или нет, и формирование на шине индикации 26 сигнала в случае, если последую шая ячейке 14 находится в состоянии

"Ожидание" или Занята .

После аписи последнего слова подмассива следует конечный цикл функционирования устройства в режиме записи.

В первом такте по шинам 24 во второй разряд блока 13 заюсится единица, что

4 увеличивает текуший адрес записи массива на единицу второго разряда.

Второй, третий и четвертый такты протекают аналогично второму, третьему и четвертому тактам работы устройства при формировании исходных текуших адресов записи или обработки.

По завершении конечного цикла записываемый подмассив информации окажется распределенным произвольным обрезом по ранее свободным числовым линейкам 2 накопителя логического запоминаюшего устройства, а в одной из числовых линеек 2 будет записан код текушего адреса записи.

Следует отметить, что, если часть массива записана в следуюших друг за другом числовых линейкех 2, то в соответствую ших им ачейках 14 будут записаны одина ковые текушие адреса и эти ячейки будут находиться в состояниях Заняты", кроме той из них, котораа имеет младший порядковый номер. Эте ячейка будет находиться в состоании "Ожидание", Если в режиме записи массивов япфорMGIlHR Bcp числовые линейки 2 окажутся

10 занятыми, то на шине 29 индикации состояния накопителя, подключенной к выходам индикации состояния 27 ячеек 14, сигнал будет отсутствовать, ч Го лу жит признаком прекрашения работы в режиме записи массивов информации.

Работа логического ззпоминаюшего уст ройства в режиме логической обработки массивов информации осушествляется сле10, дуюшим образом, При работе устройства в этом режиме различаются три цикла функционирования: на чальный, текуший и конечный. Сушествует три вида логической обработки: массивмассив (последовательно по словам), мао сив - слово (последовательно по словам) и массив — слово (параллельно по словам).

Рассмотрим работу логического заломинаюшего устройства в режиме логической о обработки вида массив - массив (последовательно по словам).

Будем полагеть, что один из обрабатываемых массивов информацил распределен произвольным образом по числовым линейкам 2 накопителя, а второй массив инфор» мации поступает извне последоьательно по словам на регистр слова 18.

В первом такте начачьного цикла на шину управления 34 подается сигнал, разрешаюший работу элементов И 10. По входным шинам 17 в регистр слова 18 поступает первое слово второго массне, а по входам 11 через элементы И 10 в регистр адреса 12 и в блок 13 поступает считанный с выходного регистра 8 код текушего адреса обработки, занесенный s этот регистр по окончании работы устройства в режиме обрашения к текушему адресу.

Во втором такте поступают сит нелы на шины управления 21 и 22, в соответсч еии с которыми в ячейках 14, находяшихся в состояниях Ожидание, вын операция по и. 9 (см. таблицу). Отсутс ь вие сигнала на шине индикации 26 укаэь вает иа то, что в накопителе отсутствует массив информации, имеюший начальный адрес, записанный в регистр адреса 12. В этом случае устройство прекрашает логическую обработку заданных массивов информации.

Р

В злом we такте иа шины управления 32 подаютея сигналы, настраиваюшие адресный 5 н резощрл ый 6 блоки управления на .выполнение р щегловой лчнейке 2 соответствуюшей возбужденному упразлякяцему вььходу 30 зед щцой оцераи и над содержимым этой чкаловой линейки 2 и содержи,мым регистра слова 18.Результат операции либо остается в этой числовой лине)ке 2, либо поступает на выходные шины Э.

Кроме того, сигнал с возбужденного упр вляюшего выхода 30 поступает и на разр ьшаюший вход 31 последующей ячейки 14, 5 в которой выполняется операция по и. 8 (см. таблицу).

Результатом начального цикла являет:я выполнение операции над первыми словаь и обрабатываемых массивов информации и (е- 1О ревод последующей ячейки 14 в состоян) в

"Ожидание", если она находится в состоянии «Занята . Если же последующая ячей ° ка 14 находится в состоянии Свободна" или "Ожиданче", то состояние этой ячей- )5 ки 14 сохраняется;

По окончании начального цикла следуь т текущие циклы функционирования устройсва в режиме логи еской обработки масси вов. й)0

B первом такте текущего цикла поде ются сигналы на шину управления 21, и бпок формнроввнн» массивов 15 переховн I в режнм Опррчос соаержикчосч ъ. e в ячейках 14, находящихся в состоянии "Ожидание", выполняется операция по п.6 (см. таблицу).

Появление сигнала на шине индикации 26 указывает на то, что по данному текущем адресу можно производить логическую обработку, а отсутствие сигнала - на необх 30 димость увеличения текущего адреса обра. ботки. B этом же такте в регистр слова1 В заносится очередное слоРо второго массиь в.

Во втором такте содержимое блока 13 либо остается неизменным, либо увеличиметсч на единицу второго разряда сигналам t, поступающими по шинам управления 24 в зависимости от того, присутствовал или нет в первом такте сигнал на шине индикации 26.

В остальном второй такт протекает ан, логично второму такту начального цикла функционирования устройства в режиме лог ьческой обработки. Отсутствие сигнала на шине индикации 26 по оконча™ии второго

45 такта говорит о том, что массив информации, хранящийся и накопителе, обработан полностью.

Переход к конечному циклу осуществляется в двух случаях: либо кончился

60 массив, поступающий на регистр слова, либо закончилась обработка массива, хранящегося в накопителе.

12

В первом случае функционирований уст-ройства протекает аналогично кон"чному циклу режима записи массивов информации, а во втором случае в первом такте по шинам ЗЗ производится начальная установка блока 13 в нуль.

Во втором такте управляющие сигналы подаются по шинам управления 24 и производят запись единицы so второй разряд блска 13.

В третьем такте по шине управления 23 поступает сигнал, переводящий вторую группу элементов оИ 16 в открытое состояние, и исходный текущий адрес, сформированный во втором такте, поступает из ре1 истра адреса 12 и блока 13 в регистр слова 18.

В четвертом такте по шинам 33 производится установка блока 13 в нуль. Одновременно на шину управления 21 подается сигнал, настраивающий блок формирования массивов 15 на Опрос содержимого, в ячейках 14 которого выполняется операция по п.6 (см. таблицу).

В этом же такте на шины управления 32 подаются сигналы, s соответствие с которыми в числовой линейке 2, хранившей ранее текущий адрес обработки, записывается исходный текущий адрес, находящийся в регистре слова 18.

Аналогичным образом происходит логическая обработка массивов вида массивслово (последовательно по словам). Однако в этом случае в регистре слова 18 постоянно хранится одно и то же слово, участвующее в логическом обработке массива, записанного в накопитель.

Прн организации логической обработки вида массив слово (параллельно ло словам) необходимо, чтобы в текущем цикле при функционировании устройства и режиме записи управляющие сигналы во втором такте постоянно подавались по шинам управления 19, 20 и 32. В реэульта1е все ячейки 14, в которых записан текущий адрес массива, окажутся в состоянии Ожидание .

Кроме того, при записи массива остается неизменный текущий адрес. При этом будет производиться одновременная логическая обработка всех слов массива, хранящегося в накопителе.

14!

Ф л-Ф е Lо д Я.о

g,n >

Ооф аSK

1

g (k щ е!

Ф и5

Операция, выполняемая в ячейке 14

: "Свободна"

2. "Запись" . 20

"Занята" или

"Ожидание "!

I ! ! ! 1

1а; 20 !

3, : "Свободна"

Операция по и. 1 и установка ячейки 14 в состояние "Ожидание", если отсутствует сигнал на входе запрета записи 28

I ! !

4.

I ! ! ! !

"Занята" или

"Ожидание

Операция по п. 2

Свободна или

"Занята

Сохранение состояния

1 !

6 ( Сравнение числа, хранящегося в ячейке 14 с кодом начального или ткущего адрес.а массива, выдача сигнала на управляющий выход 30 и на выход признака модификации 25 в случае совпадения, в про- тивном случае — сохранение состояния. !

Сохранение состояния !

Установка ячейки 14 в состояние "Ожидание» если на разрешающем входе 31 этой ячейки 14 присутствует сигнал, в противном случае — сохранение состоянии !

Сравнение числа, хранящегося в ячейке 14, с ко-, дом начального или текущего адреса массива. В случае совпадения - выдача сигналов на управля-, ющий выход 30 и на выход признака модификации, ! 25 и переход и состояние "Свободна, в против- ! ном случае — сохранение состояния

Ожидание" !

21 "Опрос со-! держи мого"

Считывание

21; 22 "Занята

I ! ! ! "Ожидая(е" !

Запись кода начального или текущего адреса масси- ва и выдача сигнала на управляющий вь .од 30, если отсутствует сигнал на входе запрета записи 28 этой. ячейки 14, в противном случае - сохранение состоя ния ! ! I Выдача сигнала на выход признака модификации 25,l ! если на разрешающем входе 31 этой ячейки 14 по-, явился сигнал, в противном случае - сохранение состояния

ff.)2 93 4

16

1, \

Ч !

1реnмет изобретения

Логическое зайоминаюшее устройство, содержашее ислбвйе линейки, разрядные шины которых подключены к выходам разрядного блока управления, линейные шинык выходам адресного блока управления, шины чтения - ко входам выходногЬ регистра

l выходы которого соединены со входамн элементов И" первой группы, регистр слова, входы которого подключены к выходам элементов И" второй группы, а выходыко входам разрядного блока управления, управляюшие шины, шины индикации и шины начальной установки, о т л и ч а ю ttl е— е с я тем, что, с целью расширения функциональных возможностей, оно содержит блок модификации адреса и блок фдрмиров4ния массивов, входы которого подключены

В к выходам регистра адреса и блока модификации адреса, соединенным со входами элементов "И" второй группы, а выходысоответственно ко входам адресного блока управления и шинам индикации, выходы эле19 ментов "И" первой группы подключены ко входам регистра адреса и одним входам блока модификайии адреса, другие входы

«cnoporo соединены соответственно с управлякицими шинами и шинами начальной уста15 новки.

I! 492934 -.

Составитель В. Рудаков

Редактор Н. Яжарагетти Техред, Ж. Ликович Корректор 3, Фанта

Заказ 1190 Тираж 648 Подиисиое

МНИИПИ Государственного комитета Совета Министров СССР но делам изобретений и открытий

133035, Москве, Ж-35, Раушская иаб., n. 4/5

Филиал ПЙП Патент, г. Ужгород, ул. Гагарина, 101

Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано при создании систем, ориентированных на широкий спектр методов и алгоритмов распознавания образов и обработки изображений, анализа нечеткой информации

Изобретение относится к вычислительной технике и может быть использовано для моделирования и создания специализированных систем хранения и обработки изображений

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к вычислительной технике и может быть использовано для воспроизведения искусственного интеллекта

Изобретение относится к вычислительной технике и может быть использовано для формирования адресов программ и данных

Изобретение относится к вычислительной технике и может быть использовано при проектировании и создании специализированных систем хранения, поиска и сортировки информации, в ассоциативных параллельных процессорах, при решении информационно-логических задач, в устройствах цифровой обработки сигналов в реальном масштабе времени
Наверх