Устройство для фазовой синхронизации в системах передач данных

 

О П И С А Н И Е пи 495779

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республин (61) Дополнительное к авт. свид-ву (22) Заявлено 19.09.74 (21) 2060730 26-9 с присоединением заявки № (23) Приоритет

Оиуоликовано 15,12.75. Бюллетень ¹ 46 Дата опубликования описания 05.03.76 (51) М. Кл. H 04l 7 02

Государственный комитет

Совета Министров СССР ло делам изобретений н OTKpblTHH (53) УД1 621.394.662.2 (088.8) (72) Автор изобретения

А. И. Сочнев (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ФАЗОВОЙ СИНХРОНИЗАЦИИ

В СИСТЕМАХ ПЕРЕДАЧИ ДАННЫХ

Изобретение относится к электросвязи и может использоваться в системах передачи цифровых данных.

Известно устройство для фазовой синхронизации в системах передачи данных, содержащее последовательно соединенные двухполупериодный выпрямитель, компаратор, триггер и первый переключатель, последовательно соединенные дифференциатор, ко второму входу которого подклочен генератор низкой частоты через схему задержки, схему «И», соединенную с генератором низкой частоты, триггер направления фазы, второй переклочатель, интегратор и накопитель, ко входу которого подклочен узел установки начальной фазы синхронизации, а выход накопителя подключен ко второму входу триггера через фазосдвигающий узел, соединенный с генератором тактовой частоты, а также источник опорного напряжения, соединенный со вторыми входами первого и второго переключателей.

Однако в известном устройстве контроль искажения принимаемого сигнала в моменты выборки и адаптивный поиск оптимальной фазы осуществляется по одному из промежуточных уровней сигнала, что приводит к смещению фазы.

Цель изобретения — устранение смещения фазы синхронизации.

Это достигается тем. что в предлагаемое устройство введен интегратор со знакопеременным весом интегрирования, при этом выход первого переключателя через интегратор

5 со знакопеременным весом интегрирования подключен ко второму входу компаратора и входу дифференциатора.

На чертеже показана блок-схема предлагаемого устройства. содержащего последова10 тельно сое тиненные двухиолупериодный выпрямитель 1, компаратор 2, триггер 3, первый переключатель 4. интегратор со знакопеременным весом интегрирования 5, дифференциатор 6, схему «И» 7, триггер направле15 ния фазы 8, второй переключатель 9, интегратор 10. накопитель 11, фазосдвигающий узел 12, к другому входу которого подключен генератор тактовой частоты 13, а выход соединен со вторым входом триггера 3. Дру20 гой вход накопит ;151 11 соединен с узлом 14 установки на альной фазы синхронизации.

Вторые входы переключателей 4 и 9 соединены с выходами источника 15 опорного напряжения. Выход генератора низкой частоты

25 16 соединен с другим входом схемы «И» 7 непосредственно и через схему задержки 17 с дифференциатором 6.

Устройство работает следующим образом.

Сигнал данных Ь,;, поступающий на вход

30 двухполупериодного выпрямителя 1, выпрям495779

;15!ется им и поступает Ilя к01!пярHTop 2, Г;1с

СР ЯВI!ИВ<)CТСЯ С ПОР ОГОВЬI М УРОВIIPМ, ВЫДH13сlсмым интегратором со знакоперемепиым весом интегрирования 5. Компаратор 2 выдает значащий выходной сигнал, если сигнал данных превышает пороговый уровень. Сигнал иа выходе компаратора 2 управляет триггером 3, который синхронизировап часто" îé генератора тактовой чañòîòû !3. Триггер 3 приводит в действие первый переключатель

4, который подключает от источника опорного напряжения 15 напряжение положительной полярности, если трипер 3 íàxo;lii:ся в состоянии «1», и отрицательной полярности, если oil находится в состоянии «О», па вход

flHÒPÃp H Top ñ1 CO 3i! H1iOIICp PXIBHlIhiX1 ВССО>! Интегрированияя 5. Р!1)тсгр)!тор 5 уcTj)ocfi f H:iffм образом, что напряжение положительной по лярности интегрируется с весом в и — 1 раз

ООЛЬШИМ, !ЕМ ИЯПРЯЖСИИС ОТP:IÖñ1ÒC. IÜÍojf полярности, где )7 — количество уровней сигнала данных. Это обусловлено тгм, ITQ сшпал данных принимает значениг верхнегo уровня пере (аf(ых .,? DB!Ipjf.

Вследствие этого напряжение отрицательной

ПОЛЯ!) IIOCTII IIO Bp PXIC iili б1 дСТ В tl- 13 ЯЗ дольше воздействовать на интегратор 5. !См напряжение положительной полярное I u.

Переменный пороговый уровень, выдаваемый интегратором 5, поступает на компар»тор 2 и дифференциатор 6. Увс,ii»fef(lfe порогового уровня указывает на уменьшение искажения сигнала, в противном случае — IIH увеличение. Дифференциатор 6 вь)даст сигналы «О» при увеличении порогового мровия от выборки к выборке и сигнал «1» — при уменьшении, усредняя одновременно эти значения.

Выходной сигнал дифференциаторя 6 через схему «И» 7 управляет триггером Ifa!!17HB;feния фазы 8. Второй вход схемы «И» 7 подключен к выходу генератора низкой час!071!

16, частота которого может !!меть периоч noj) Я (ксl неско, 1ьких сР!СХ ИД, тоГДH 1 Я 1 . ИСPliо, 1 выборки сигнала измсряггся 13 миллисекундах. Выходной сигнал генсрятора низкой частоты 16 через схему задержки 17 устанавливает В исхо f!!np состГ)5!Иис и!ффсрсицпятор 6.

Три? ер направления фазы 8 управляет

l3торым переключателем 9. 1:ели 1риггср 8 !

I il X0ДИТСЯ В COC 10 51!lif 1 << >>, ТО ПЕР (1 .ЛЮЧ » ÒC.!Ь

9 подает на вход интегратора 10 Ifoложитель foe напряжение от источника опорного напряжения и в состоянии «О» — отрицательное. Интгff?;!Top 10 irlpHB;I5!Bf чергз накопитель 11 фязос;!в!!Г)нощно узлом 12 таким ОбР,! 3 О 3 1, i 10 В Ы 3 Ы В и Е М В С Л И! I l i B H Io ill 1 f 11C 51 C, I B! I !

О фазы выходного сиг;!ала генератора тактовой чясготы 13 в паправлснп 1, опред,.:яемом увеличением или уменьшением его собственного B fxo1so!o сип!а iH.

Узел установк;! IIH !альиой фазы синхрон!1,-) 331!Пи 1 4 !.c:Ioëü3x стся д;! я 3 яп l c!(H ci cTc (! ь! .!Грез !1!!

OIIfJP, fPCl5IC TC5f 11Я ОСПОВС lIPi. (BH )ИТСЛЬНО 0

3НЯ И Ii 5! С! ICTP Xf f !I,! l! 1!;1 ОСI(ОВ(. CI IC .Ц31H,! Ь(I B! X

2>(? сигналов пуска.

Ф;) .?,1 у,1

2>) )< С Г j? Î и " 7В О I,,! 5l (1) Я 3 0 !3 О I! (. 1111 X J) О i I I!:3 Я I l! I 13 системах передач!! (я :(ых. co:fcð>f

IIcрвый и("реключятсль, Ifoc, p!0Bатсль !о с:):3(? сдffffcf? Iff>IP диф(! OpPI!II!1

KOTOj)OI !lO,h. If0×ЕИ УЗСГI X СТЯНОВКИ II;I×сl,lBН О И ф сl 3 Ы C I I!1 X P 01! I! 3

j(? Псратором тактовой !)!С)оты, я также источник опорного нагря>кеп (я, соединенпь(и со

Вторыми вход Ixii! псрвогn Ii второго иерс",.11O 1 HI! lI if, Б I! P!1) 13BC CÑ Ii .(НТС? Р H TOP Co ЗН Я КОП „ ()C(? f)H II f3X0,iL .! Iффс?. 1!!I!I» IOPH.

495779

Составитель И. Черняк

Текред Е. Митрофанова

Корректор А. Степанова

Редактор И. Шубина

Типография, пр. Сапунова, 2

Заказ 3!9/5 Изд. М 2076 Тираж 740 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений п открытиш

113035, Москва, Ж-35, Раушская наб., д. 415

Устройство для фазовой синхронизации в системах передач данных Устройство для фазовой синхронизации в системах передач данных Устройство для фазовой синхронизации в системах передач данных 

 

Похожие патенты:

Изобретение относится к радиотехникe, в частности к устройствам временной синхронизации для систем связи, в том числе с широкополосными сигналами

Изобретение относится к области связи, в частности к усовершенствованной системе связи, в которой абонент передает данные с переменной скоростью на выделенном ему канале трафика

Изобретение относится к радиотехнике, а именно к области синхронизации сложных сигналов, в частности М-последовательностей с повышенной сложностью

Изобретение относится к области радиотехники и может быть использовано в широкополосных системах связи

Изобретение относится к области радиотехники, в частности к способам и устройствам временной синхронизации для систем связи, в том числе с широкополосными сигналами, к сотовым системам радиосвязи множественного доступа с кодовым разделением каналов, базовым и мобильным станциям, использующим методы временной синхронизации

Изобретение относится к радиотехнике и может найти применение в приемниках широкополосных сигналов

Изобретение относится к способу и устройству для выдачи синхронизирующего сигнала на устройство разделения сигнала, причем синхронизирующий сигнал частотно согласован с синхронизирующим сигналом на кодирующем устройстве
Наверх