Управляющее устройство для дисретной регулировки фазы импульсов

 

ОЛ ИСА НИ Е

ИЗОБРЕТЕН Ия (ii) 498726

Союз Советских

Сониалнстических

Республик

1 l

/ (61) Дополнительное к авт. свид-ву (22) Заявлено 12.09.72 (21) 1829096/26-21 с присоединением заявки № (23) Приоритет

Опубликовано 05.01,76. Бюллетень № 1

Дата опубликования описания 07.04.76 (51) М. Кл Н 03К 5/20

Государственный комите1

Cosera МинистРое СССР по делам изобретений н открытий (53) УДК 621.374(088.8) (72) Авторы изобретения

В. А. Бортунов и В. Г. Трофименко (71) Заявитель (54) УПРАВЛЯЮЩЕЕ УСТРОИСТВО ДЛЯ ДИСКРЕТНОИ

РЕГУЛИРОВКИ ФАЗЫ ИМПУЛЬСОВ

Изобретение относится к области дискретных систем связи.

Известно управляющее устройство для дискретной регулировки фазы импульсов, содержащее схему «Запрет», схему «И», схему «ИЛИ», делитель частоты. Выход схемы «И» подключен к первому входу схемы «ИЛИ», первый вход схемы «И» соединен с шиной управляющего сигнала в режиме опережения, второй вход схемы «И» и второй вход схемы «Запрет» соединены с шиной опорной импульсной последовательности, а первый вход схемы «Запрет» подключен к шине управляющего сигнала в режиме отставания.

Однако такое устройство не позволяет исключить неопределенность фазового сдвига в режиме отставания.

Цель изобретения — устранение этого недостатка.

Эта цель достигается за счет того, что в предложенном устройстве шина управляющего сигнала в режиме опережения подключена к третьему входу схемы «Запрет», а выход схемы «Запрет» через делитель частоты соединен со вторым входом схемы «ИЛИ».

На чертеже дана блок-схема устройства.

Устройство содержит схему «Запрет» 1, схему «И» 2, делитель частоты 3 и схему

«ИЛИ» 4.

Первый вход схемы «И» 2 подключен к шине управляющего сигнала в режиме опережения (точка В) и к третьему входу схемы «Запрет» 1. Второй вход схемы «И» 2 соединен с шиной опорной импульсной после5 довательности fc и со вторым входом схемы

«Запрет» 1. Первый вход схемы «Запрет» 1 подключен к шине управляющего сигнала в режиме отставания (точка А). Выход схемы

«Запрет» 1 через делитель частоты 3 соеди10 нен с первым входом схемы «ИЛИ» 4, а второй вход схемы «ИЛИ» 4 — с выходом схемы «И» 2.

Устройство работает следующим образом.

При отсутствии сигналов на шинах управ15 ляющих сигналов в режиме отставания и в режиме опережения входная опорная последовательность импульсов с частотой fo поступает через схему «Запрет» 1 на вход делителя частоты 3, где делится на два и через

20 схему «ИЛИ» 4 поступает на выход устройства.

При появлении сигнала па шине управляющего сигнала в режиме отставания (точка

В) запрещается подача через схему «Зап25 рет» 1 одного входного импульса опорной частоты,fo на вход делителя частоты 3 и разрешается прохождение этого - импульса входной опорной частоты через схему «И» 2 и схему «ИЛИ» 4 на выход управляющего

30 устройства. При этом в последовательность импульсов, поступающих с выхода делителя

498726

Предмет изобретения

Составитель P. Матвеева

Техред 3. Тараненко

Корректоры: Т. Миронова и О. Тюрина

Редактор Л, Утехина

Заказ 411/18 Изд. Мз 165 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 частоты 3, вставляется один импульс опорной частоты, и исключается сдвиг фазы на половину шага коррекции, равного 1/fo выходной последовательности импульсов делителя 3 в режиме отставания.

При появлении управляющего сигнала в режиме опережения (точка А) запрещается подача через схему «Запрет» 1 одного входного импульса опорной частоты fo на вход делителя 3. В результате выбивается один очередной импульс из последовательности импульсов, поступающих с выхода делителя 3.

Управляющее устройство для дискретной регулировки фазы импульсов, содержащее схему «Запрет», схему «И», схему «ИЛИ», делитель частоты, причем выход схемы «И» подключен к первому входу схемы «ИЛИ», первый вход схемы «И» соединен с шиной управляющего сигнала в режиме опережения, второй вход схемы «И» и второй вход схемы «Запрет» соединены с шиной опорной импульсной последовательности, а первый вход схемы «Запрет» подключен к шине управляющего сигнала в режиме отставания, о т л и ч а ю щ е е с я тем, что, с целью исключения неопределенности фазового сдвига в режиме отставания, шина управляющего сигнала в режиме опережения подключена к

15 третьему входу схемы «Запрет», а выход схемы «Запрет» через делитель частоты соединен со вторым входом схемы «ИЛИ».

Управляющее устройство для дисретной регулировки фазы импульсов Управляющее устройство для дисретной регулировки фазы импульсов 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх