Устройство для обнаружения потери импульса

 

Яви, в,„- чвио на;сехи Ф ® е е е е

О П

ИЗОБРЕТЕН Ия

Союз Советских

Социалистических

Республик (») 515271

К AITOPCNQhAY СВИДВТВЛЬСТВУ (61)Дополнительное к авт. свид-ву(22) Заявлено 24.12.74 (21) 2087204/21 с присоединением заявки ¹вЂ” (23) Приоритет(43) Опубликовано 25.05.76Бюллетень №19 (45) Дата опубликования описания30-08. 76 (51) M. Кл. Н ОЗК 5/18

Гасударственным комитет

Совета йинистров СССР по делам изобретени» и открытий (53) УДК 681.332.65 (088.8) (72) Авторы изобретения

И. В. 1. эдтяжкин, А. Я.Штеренберг и Л. С. Зеленов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА

Изобретение относится к импульсной технике.

Известно устройство для обнаружения потери импульса, соцержашее триггер, один из входов которого соединен с выходом 5 второго формирователя, а выходы триггера подключены к одним входам логических элементов "И", вторые вхоцы которых подключены к выходу первого формирователя, выхоцы логических элементов "И" соедине- 10 ны со входами логического элемента "ИЛИ, и усилитель.

Однако известное устройство не обеспечивает достаточной точности определения временного положения проверяемых импуль- 15 сов и не позволяет обнаружить наличие ложных импульсов.

11елью изобретения является повышение точности определения временного положения проверяемых импульсов и обнаружение 20 ложных импульсов.

Для этого в предлагаемое устройство введены две линии задержки, дополнительный триггер, счетчик искажений и дешифратор, причем одна линия задержки подключена 25 ко входу первого формирователя, вторая линия задержки включена между первым и вторым формирователями, один вход дополнительного триггера подключен к выходу второго формирователя, íà его второй вход подан входной сигнал, а выходы дополнительного триггера подключены к соответствуюшим входам логических элементов И, при этом счетчик искажений и дешифратор соединены последовательно и включены межцу выходом логического элемента ИЛИ" и вхоцом усилителя.

На чертеже представлена элекгрическая структурная схема описываемого устройсгHB.

Устройство содержит линии 1, 2 за,цержки, формирователи 3, 4, триггеры

5,6, логические элементы 7, 8 И", логический элемент 9 "ИЛИ, счетчик 10 искажений, дешифратор 11, усилитель 12.

Контролируемую импульсную послед вательность подают на вхоц 13, а эталонную импульсную последовательность, с которой сравнивают контролируемую, па дают на вход 14.

5l5271 з

Оба триггера 5, 6 устанавливаются в исходное состояние импульсами тактовой ..астоты, поступающими на вход 15 и через линии 1, 2 зацержки и формирователи 3, 5 на вхоцы триггеров 5 и 6. Импульсы тактовой частоты синхронны и синфазны с импульсами эталонной последовательности. Минимальное время между импульсами тактовой частоты на входах триггеров и импульсами контролируемой последовательности зависит от быстродействия триггеров, максимальное время — от тактовой частоты контролируемой последовательности. Время подачи эталонной последовательности ограничено только импульсами на вхоцах триггеров и импульсами тактовой частоты, подаваемыми на вхоцы элементов 7, 8 "И", на вхоц линии 2 задержки.

Таким образом, импульсы контролируемойъО послецовательности могут подаваться до импульсов эталонной последовательности, совпадать с ними или отставать от них, но не выходить за прецелы разрешенного интервала времени, определяемого временем поцачи импульсов тактовой частоты на входы триггеров 5, 6 и временем выдачи импульсов с формирователя 3. Через некоторое время, определяемое линией 1 задержки после подачи импульсов последователь- щ ностей на входы элементов 7, 8 И" поцается импульс зацержанной тактовой час".оты. При появлении ложного импульса в контролируемой послецовательности элемент 7 И" откроется потенциалом с прямого выхода триггера 5 и импульс тактовой частоты пройдет через нее, через элемент 9 "ИЛИ" на вход счетчика 10 искажений. Счетчик 10 искажений сосчитает этот импульс. При потере импульса в 40 контролируемой последовательности триггер 6 установится импульсал и эталонной последовательности в такое состояние, что его потенциал с прямого выхода откроет элемент 8 И, импульс тактовой частоты пройдет через него через элемент

9 "ИЛИ" на вход счетчика 10 искажений.

Счетчик 10 искажений сосчитает этот импульс. При отсутствии импульсов и в . нтролируемой последовательности и в эталонной последовательности, а также при наличии импульсов одновременно в обоих последовательностях элементы 7, 8 И" будут закрыты и на их выходах импульсов не буцет. Задавшись допустимой вероят ностью искажений в контролируемой после.цовательности и временем контроли, можно подсчитать,цопустимое число искаж ний.

Исходя из этого, выходы счетчика 10 искажений подсоединяются к,цешифратору

11, который выдает сигнал при превышении допустимого числа искажений. Этот сигнал через усилитель 12 выдается на инцикаторную лампочку 1 6.

Формула изобретения

Устройство,цля обнаружения потери импульса, содержащее триггер, один из входов которого соединен с выхоцом второго формирователя, а выходы триггера поцключены к оцним входам логических элементов "И", вторые входы которых подключены к выходу первого формирователя, выходы логических элементов "И" соединены со вхоцами логического элемента "ИЛИ, и усилитель, о т л и ч а ю щ е е с я тем, что, с целью повышения точности эпре.целения временного положения входных импульсов и обнаружения ложных импульсов, в него ввецены,цве линии зццержки,,цополнительный триггер счетчика искажений и ,цешифратор, причем одна линия зааержки подключена ко входу первого формп.- оьат ля, вторая линия задержки включена межцу первым и вторым формирователями, один вход дополнительного триггера подключен к выхоцу второго формирователя, на его второй вхоц подан входной сигнал, а выходы дополнительного триггера соединены соответствующими вхоцами логических элементов "И", при этом счетчик искажений и,цешифратор сое,цинены последовательно и включены между выходом логического элемента "ИЛИ" и входом усилителя.

515271

Составитель F. Р 1атвеева

Рсдакто} В.Либобес Техред Н.Ханеева Корректор .Дейзерман

Заказ 5 7РХ Изд. % /// 1 и рад. Под!1иси ос

ЦНИИПИ Государствениог о комитстз Совета Мииистров СССР по делам изобретений и открытий

Москва, 113035, Раушская иаб., 4

Филиал ППП Патент, г. Ужгороц, ул. Проектная, 4

Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх