Устройство циклового фазирования для приема двоичной информации

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

00 554631

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид ву (22) Заявлено 13.05.75 (21) 2133416/09 с присоединением заявки № (23) Приоритет

Опубликовано 15.04.77. Бюллетень № 14

Дата опубликования описания 11.05.77 (51) М, Кл.з Н 04L 7/08

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 621,394.662 (088.8) (72) Авторы изобретения

В. А. Абрамеико, Н. А. Александров и Ю. Н. Мартин (71) Заявитель (54) УСТРОЙСТВО ЦИКЛОВОГО ФАЗИРОВАНИЯ

ДЛЯ ПРИЕМА ДВОИЧНОЙ ИНФОРМАЦИИ

Изобретение относится к электросвязи и может использоваться для циклового фазирования при передаче команд двоичного кода.

Известно устройство для циклового фазирования, содержащее линию задержки, вы- 5 полненную в виде регистра сдвига с равноотстоящими на длительность одного символа отводами, блоки оперативной памяти и сравнения комбинаций, а также каскады голосования, повторители и инверторы. 10

Однако известное устройство не обеспечивает высокие значения достоверности приема команд, кроме того, оно содержит большой . объем оборудования.

Известно устройство циклового фазирова- 15 ния для приема двоичной информации, содержащее последовательно соединенные регистр сдвига, первый блок сумматоров по модулю два, анализатор сигнала фазового пуска, а также первый и второй ключи, блок сравне- 20 ния и второй блок сумматоров по модулю два.

Данное известное устройство обладает недостаточной точностью выделения сигналов фазового пуска. 25

С целью повышения точности выделения сигналов фазового пуска в предлагаемое устройство циклового фазирования для приема двоичной информации введены счетчик, инвертор, элементы И и элемент ИЛИ, при 30 этом выходы соответствующих разрядов регистра сдвига через второй блок сумматоров по модулю два подключены к одному из входов первого ключа и блока сравнения, к другому входу которого подключены выходы первого и второго ключей через элемент

ИЛИ, выход последнего подключен к информационному входу регистра сдвига, а выход блока сравнения через счетчик — к управляющим входам анализатора сигнала фазового пуска, первого ключа и инвертора, его выход подключен к управляющему входу второго ключа, кроме того, выход анализатора сигнала фазового пуска подключен к входу «Сброс» счетчика и к одному из входов элементов И, к другим входам которых подключены выходы соответствующих разрядов регистра сдвига.

На чертеже изображена структурная электрическая схема предложенного устройства.

Устройство содержит последовательно соединенные регистр сдвига 1, первый блок сумматоров 2 по модулю два и анализатор 3 сигнала фазового пуска, включающий в себя дешифратор 4 и вспомогательный регистр 5, при этом выходы соответствующих разрядов регистра сдвига 1 через второй блок сумматоров 6 по модулю два подключены к одному из входов первого ключа 7 и блока сравнения 8, к другому входу которого подключены выходы первого и второго ключей 7 и 9 соответственно через элемент ИЛИ 10, выход последнего подключен к информационному входу регистра сдвига 1, а выход блока сравнения 8 через счетчик 11 — к управляющим входам анализатора 3, ключа 7 и инвертора

12, его выход подключен к управляющему входу ключа 9. Кроме того, выход анализатора 3 подключен к входу «Сброс» счетчика

11 и к одному из входов элементов И 13, к другим входам которых подключены выходы соответствующих разрядов регистра сдвига 1.

Устройство работает следующим образом.

Для приема команд двоичного и-значного смежно-группового кода информация, принятая из дискретного канала, поступает через ключ 9, элемент ИЛИ 10 в регистр сдвига 1, а также на вход блока сравнения 8, который производит побитное сравнение принимаемой информации с последовательностью, формируемой регистром сдвига 1 и вторым блоком сумматоров 6. Число совпадений подсчитывается счетчиком 11, причем каждое несовпадение возвращает счетчик 11 в исходное (нулевое) положение, а счет числа совпадений начинается заново. Если количество совпадений больше емкости счетчика 11, то последний выдает сигнал, по которому закрывается ключ 9 и открывается ключ 7, т. е. регистр сдвига 1 отключается от канала и переводится в автономный режим. Кроме того, сигнал с выхода счетчика 11 подается на один из входов деш и ф р а тор а 4.

Таким образом, дешифрация состояния вспомогательного регистра о возможна только после приема безыскаженного участка кодовой комбинации длиной, равной емкости счетчика.

При появлении в вспомогательном регистре

5 комбинации, на которую настроен дешифратор 4, последний срабатывает и выдает сиг554631

4 нал фазового пуска. Одновременно сигнал с выхода дешифратора 4 открывает элементы

И 13, на выходах которых формируется декодированная К-разрядная комбинация, Кроме

5 того, сигнал с выхода дешифратора 4 устанавливает счетчик 11 в исходное состояние.

Выполнение устройства таким образом позволяет повысить точность выделения сигналов фазового пуска и значительно сократить

10 объем оборудования.

Формула изобретения

Устройство циклового фазирования для

15 приема двоичной информации, содержащее последовательно соединенные регистр сдвига, первый блок сумматоров по модулю два, анализатор сигнала фазового пуска, а также первый и второй ключи, блок сравнения и

20 второй блок сумматоров по модулю два, отл и ч а ю щ е е с я тем, что, с целью повышения точности выделения сигналов фазового пуска, введены счетчик, инвертор, элементы И и элемент ИЛИ, при этом выходы соответствующих разрядов регистра сдвига через второй блок сумматоров по модулю два подключены к одному из входов первого ключа и блока сравнения, к другому входу которого подклю- чены выходы первого и второго ключей через элемент ИЛИ, выход последнего подключен к информационному входу регистра сдвига, а выход блока сравнения через счетчик — к управляющим входам анализатора сигнала фазового пуска первого ключа и инвертора, его выход подключен к управляющему входу второго ключа, кроме того, выход анализатора сигнала фазового пуска подключен к входу

«Сброс» счетчика и к одному из входов элементов И, к другим входам которых подключены выходы соответствующих разрядов регистра сдвига.

554631

Составитель Е. Погиблов

Техред И. Карандашова

Редактор Л. Попова

Корректор Л. Брахнина

Типография, пр. Сапунова, 2

Заказ 982/8 Изд. Кв 372 Тираж 815 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, )К-35, Раушская наб., д. 4/5

Устройство циклового фазирования для приема двоичной информации Устройство циклового фазирования для приема двоичной информации Устройство циклового фазирования для приема двоичной информации 

 

Похожие патенты:

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх