Устройство для сокращения избыточности информации
ОП ИСАЙ ИЕ
ИЗОБРЕТЕН ИЯ
К АВТОР СКОМУ СВИДИПЛЬСТВУ (61) Дополнительное к авт. свнд-ву— (22) Заявлено 10.12.75 (21) 2197805/24 с присоединением заявки №вЂ” (23) Приоритет— (43) Опубликовано 05,06,77. Бюллетень № 21 (45) Дата опубликования описания 29.09.77
Союз Советских
Социалистических
Республик (11) 561213
/
J (Я) 1V!,. Кл.
G 08 С 19/28
Государственный иомнтет
Совета Министров СССР оо делам изобретений и открытий (53) УДК
621.398 (088.8) В. В. Кочнов (72) Автор. изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СОКРАЩЕНИЯ ИЗБЬПОЧНОСТИ
ИНФОРМАЦИИ
Изобретение относитСя к телеметрии и может найти применение при создании адаптивных систем.
Известно устройствэ для сокращения избыточности многоканальной системы, каждый какя кото. рого содержит последовательно включенные аналогово-цифровой преобразователь, управляемый генератор импульса оцифровки и программно.временной блок, блок сравнения, запоминающий блок контрольных величин и буферный запоминающий блок f 1). 10
Однако функциональные вазможности такого устройства ограничены.
Наиболее близким по технической сущности к изобретению является устройство дня сокращения избыточности информации, содержащее генератор 15 импульсов, выход которого подключен к первому входу аналого-цифраого преобразаателя, про.. граммно-временной блок и буферный запоминаю щий блок (2).
Недостаток данного устройства заклвзчается в ор конструктивной сложности.
Целью изобретения является унрощение устройства.
Поставленная цель достигается за счет того, что в предложенное устройство введены элементы И, блок выборки, усилитель-формирователь дифференцирующий элемент, триггер, запоминающий блок, формирователь, усилитель, элемент задержки и программно ° àðåìåííîé блок. Вход устройства соединен с входом блока выборки н первым входом первого элемента И, второй и третий выходы которого соединены соответственно с первым выходом программно-временного блока и выходом усилителя-формирователя. Выход первого элемента
И соединен со вторым входом аналогово-цифрового преобразователя, выход которого подключен к первому входу буферного запоминающего блока, второй вход которого соединен с выходом второго элемента И, входы которого подключены к выходам программно-временного блока и усилителя-формирователя соответственно. Выход генератора импульсов соединен с входом триггера, вЫходы которого подключены ко второму и третьему входам блока выборки. Выход последнего через последовательно соединенные днфференцирующий элемент н формирователь подключен ко входу усилителя, выход которого соединен с первым входом блока сравнения и входом элемента задержгн, выход которого подключен к первому входу запоминающего блока, второй его вход соединен
561213
20
; одним нз выходов триггера. Выход запоминаюшегo ()lluKd соединен с вторым входом блока сравненин, выход которого подключен к входу усилителя-формирователя. Выход буферного запоминающего блока соединен с выходом устройства.
На фиг. 1 изображена блок-схема устройства; на фиг. 2 и фиг. 3 — временные диаграммы его работы.
Устройство содержит генератор импульсов 1, аналогово. цифровой преобразователь (АЦП) 2, программно-временной блок 3, буферный запоминающий блок 4, элементы И S и 6, блок выборки 7, дифференцирующий элемент 8, формирователь 9, триггер 10, усилитель 11, блок сравнения 12, запоьмнаюший блок 13, элемент задержки 14 и усилитель-формирователь 15.
Устройство работает следующим образом.
Входная информация в виде непрерывного входного сигнала одновременно поступает иа первый элемент И 6 и блок выборки 7. С выхода элемента
И 6 сигнал подается для измерения на второй вход
АЦП 2 в моменты начала и окончания цикла изме.рения, длительность которого зависит от объема счетчика времени, входящего в состав программно-временного блока 3, а также в моменты изменения производной1 от входного сигнала. Управляющими сигналами элемента И6, которые откры* вают его, служат с программно-временного блока 3 и импульсы с усилителя-формирователя 15. Поступая на первый вход блока выборки 7, непрерывньй сигнал для того, чтобы не было потери информации, ...А преобразуется в амплитуд;.о-импульсный: сигнал с частотой выборки, определяемой триггером 10. Выходные сигналы с одного и другого вьиодов триг гера 10 подаются на второй и третий входы блока выборки 7. Блок вИоорки 7 представляет собой последовательно включенные триггер с раздельными входами, нв который поступают сигналы с выходов триггера 10 соответственно, и элемент И, н» первый вход которого поступает входной сигнал, а на второй — сигнал с выхода триггера с раздельными входами. Выходной сигнал блока выборки 7 поступает на дифференцирующий элемент 8. Длительность импульсов на выходе элемента 8 соответствует длительности изменения входного сигнала в каждой выборке (после блока выборки 7), а амплитуда пропорциональна скорости изменения сигнала, поскольку все выборки равны по длительности, Это видно из рассмотрения временных диаграмм, приведенных на фиг. 2 и 3, где обозначены:
0 „@.„, — изменение напряжения входного функционального процесса, U — импульсньй сигнал с
1 выхода генератора 1, О, р — импульсньй сигнал с первого выхода триггера 10, 0 q — импульсный сигнал со второго выхода триггера 10, 07 — амплитудно-импульснлк сигнал с выхода блока выборки 7, 08 -- изменение напряжения на выходе дифференцируюшего элемента 8, U < — изменение на пряжения на выходе усилителя 11, U 4 — импульсный сигнал с выхода элемента задержки 14, Ui q импульсный сигнал с выхода запоминающего блоса 13, U, — импульсный сигнал с выхода программновременного блока 3, UI z — импульсный сигнал с выхода блока сравнения 12, т, — t14 — моменты времени изменения производной от входного процесса, t начало цикла измерения, t — конец цикла измерения, U, — структура сигнала на выходе буферного запом нающего блока 4.
С выхода элемента 8 продифференцированный сигнал поступает на формирователь 9, состоящий из диода, включенного в прямом направлении; из диода включенного в обратном направлении, и инаертора, выходы которых объединены на общую нагрузку. После временного суммирования полученньй импульсньй сигнал в формирователе 9 преобразуется в импульсньй сигнал прямоугольной формы. С выхода формирователя 9 сигнал подается на усилитель 11, которьй усиливает его до определенной амплитуды. С выхода усилителя этот сигнал одновременно подается на элемент задержки 14 и блок сравнения12. Элемент задержки 14 предназначен для временной задержки импульсов на время, 1несколько большее интервала выборки с целью дальнейшего сравнения на блоке 12 амплитуды каждого импульса с выхода усилителя 11 с амплитудой каждого последующего за ним импульса с выхода блока сравнения 13. Запоминающий блок 13 предназначен для запоминания амплитуды поступающих на первьй его вход входных импульсов с элемента задержки 14 и нх выдачи на блок сравнения 12 в моменты времени, задайные импульсами с первого плеча триггера 10. В качестве блока 13 может быль использован элемент И. Бпок сравнения 12 рЯотает таким образом, что при равенстве амплитуды импульсов на обоих входах рав ны, на выходе блока сигнала нет, а при неравенстве на выходе существует сигнал в виде импульсов напряжения, временное положение которых соответствует моментам изменения производной от входного сигнала. Усиленный по амплитуде и сформированный по длительности блоком 15 сигнал с этого блока поступает на элементы И 5 и 6. Элемент
И 5 предназначен для привязки измерений вхо чого сигнала с вьыода элемента И6 в момент начала цикла измерений, в моменты изменения производной от входного сигнала и в момент окончания цикла измерений и последующей передачи значений времени в запоминающий блок 4.;
Таким образом, предложенное устройство позволяет сократить объем информации, поступающей в буферный запоминающий блок, а схема устройст ва упрощена.
Фор мула изобретения
Устройство для сокрац ения избыточности информации, содержащее генератор импульсов, выход которого подключен к первому входу аналогово-цифрового преобразователя и буферный запоми561213 фи а. нающий блок, отличающееся тем, что, с целью упрощения устройства, в него введены элементы И, блок выборки, усилитель-формирователь, дифференцирующий элемент, триггер, запоминающий блок, формирователь, усилитель и элемент задержки и программно-временной блок; вход, устройства соединен с входом блока выборки и первым входом первого элемента И, второй и третий входы которого, соединены соответственно с первым выходом программно-временного блока и выходом усилителя-формирователя, выход первого элемента И соединен со вторым входом аналогово-цифрового преобразователя, выход которого подключен к первому входу буферного запоминающего блока, второй вход которого соединен с выходом второго элемента И, входы которого подключены к выходам программно-временного блока и усилителя-формирователя соответственно; выход генератора импульсов соединен с входом триггера, выходы которсго подключены ко второ му и третьему входам блока выборки; выход последнего последовательно соединенные дифференцируь щий элемент и формирователь подключен ко входу усилителя, выход которого соединен с первым входом блока сравнения и входом элемента задержки, выход которого подключен к первому входу запоминающего 5лока, второй его вход соединен с одним из выходов триггера, выход запоминаюИ1 щего блока соединен со вторым входом блока сравнения, выход которого подключен к входу усилителя-формирователя; выход буферного залоьынающего блока соединен с выходом устройства.
Источники информации, принятые an внимание
16 при экспертизе:
1. Ольховский Ю.Б.,и,др. "Сжатие, данных при телеизмеренпях", 1971 г„стр. 246.
2. Трофимов К.Н.. ;Воздушно-космическая телеметрии", 1968 г . стр. 200
56!2!3 В Р Е
Но5ьи авиа;г
Составитель В. КУзнедов
Техред H. Анлрейчук
Корректор А. Кравченко
Редактор Л. Утехина
Заказ 1578/154
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
Тираж 778 Подписное
ИНИИПИ Государственного комитета Совета Минннтров СССР ло делам изобретений н открытий
113035, Москва, Ж вЂ” 35, Раушская нао., д. 4/5