Блок управления для постоянного запоминающего устройства

 

Е

О П И С А Н И Е,(!!) 662004

ИЗОБРЕТЕНИЯ, Союз Свеетскнх

Свцнзлистнческнх

Реапублнн

Я„ЯТЯ » Ц Я ЯЯДЕТЕД1з (ТЯУ (б1) Дополнительное к авт. свид-ву (22) Заявлено 11.06.75 (21) 2143545/24 с присоединением заявки № (23) Приоритет

Опубликовано 15.06.77. Бюллетень ¹ 22

Дата опубликования описания 13.07.77 (51) М. Кл.- С 11С 17/00

Государственный комитет

Совете Уиннстрое СССР по делам нзаоретеннй н открытий (53) УДК 628.327.6 (088.8) (72) Авторы изобретения (71) Заявитель

Н. Н. Журавский и А. М. Селигей

Киевский ордена Трудового Красного Знамени завод электронных вычислительных и управляющих машин (54) БЛОК УПРАВЛЕНИЯ ДЛЯ ПОСТОЯННОГО

ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

Изобретение относится к вычислительной технике, в частности к .блокам управления для постоянных запоминающих устройств.

Известны блоки управления для постоянных запоминающих устройств (1). Один из известных блоков содержит узел контроля и шину «Обращение», подключенную к входу формирователя импульсов сброса и к единичному входу триггера, выход которого соединен с входом формирователя импульсов 10 чтения (2). В .известных блоках управления для постоянных запоминающих устройств длительность импульсов чтения информации из накопителя определяется временем поступления на триггер импульсов сброса, ус- 15 танавливаемым в формирователе импульсов сброса. Длительность импульсов чтения должна выбираться минимальной, так как ее увеличение приводит к увеличению времени переходных процессов в накопителе и к сни- 20 жению быстродействия устройства. При из- менении условий работы устройства, например при изменении температуры окружающей среды, изменении значений питающих напряжений, .может возникнуть пеобходимость в 25 соответствуюшем изменении длительности импульсов чтения в процессе работы устройства.

Целью изобре!ения является повышение быстродейс гвия. В описываемом блоке это 30 достигается тем, что он содержит элемент

ИЛИ, входы которого соединены с выходами узла контроля и формирователя импульсов сброса, а выход подключен к нулевому входу триггера.

На чертеже представлена схема описываемого блока.

Блок управления 1 постоянного запоминающего устройства содержит узел 2 контроля и шину 3 «Обращение», подключенную к входу формирователя 4 импульсов сброса и к единичному входу 5 триггера б, выход 7 которого соединен с первым входом формирователя 8 импульсов чтения. К нулевому входу 9 триггера б подключен выход элемента ИЛИ 10, входы которого соединены с выходами узла

2 контроля и формирователя 4. Ко вторым входам формирователя 8 подключены выходы дешифратора 11, а выход формирователя 8 импульсов чтения подключен к накопителю

12 постоянного запоминающего устройства, соединенному с входамп узла 2 контроля.

При поступлении кода адреса на вход дешифратора 11 и импульса обращения — на шину 3 «Обращение» триггер б устанавливается в единичное состояние, разрешая формирование импульса чтения формирователем 8 из накопителя 12. Информация, считанная из накопителя 12, поступает на узел 2 контроля.

562004

Формула изобретения

Составитель А. Селигей

Техред Л. Котова

Корректор Л. Брахиина

Редактор Л. Тюрина

Заказ 1534/17 Изд. ¹ 510 Тираж 738 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

На выходе узла 2 при отсутствии ошибки формируется сигнал, который поступает через элемент ИЛИ 10 на нулевой вход 9 триггера

6 и устанавливает его в нулевое состояние, запрещающее формирование импульсов чтения формирователем 8. При изменении питающих напряжений или температуры окружающей среды считанные из накопителя 12 сигналы могут быть смещены во времени. На соответствующее время автоматически изменяется и длительность импульсов чтения на выходе формирователя 8. При наличии ошибки на выходе узла 2 контроля триггер 6 устанавливается в нулевое состояние импульсом сброса с выхода формирователя 4.

Следовательно, описываемый блок управления обеспечивает автоматическое изменение длительности импульсов чтения информации из накопителя при изменении условий работы устройства, в результате чего повышается его быстродействие.

Блок управления для постоянного запоминающего устройства, содержащий узел контроля и шину «Обращение», подключенную к входу формирователя импульсов сброса и к единичному входу триггера, выход которого соединен с входом формирователя импульсов чтения, отличающийся тем, что, с целью повышения быстродействия блока, он содержить элемент ИЛИ, входы которого соединены с выходами узла контроля и формирователя импульсов сброса, а выход подключен к нулевому входу триггера.

Источники информации, принятые во внимание при экспертизе

1. Нефедов О. Н. и др. Блок микрокоманд

ЭВМ модели М4030. «Управляющие системы и машины», 1974, № 5.

20 2. Шигин А. Г. и Дерюгин А. А. Цифровые вычислительные машины (память ЦВМ), М,, Энергия, 1975.

Блок управления для постоянного запоминающего устройства Блок управления для постоянного запоминающего устройства 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх