Устройство фазового пуска приемника дискретной информации

 

О П И С А Н И Е (1 втоя12

ИЗОБРЕТЕН ИЯ (61) Дополнительное к авт. свид-ву(51} М. Кл, Н 04 1. 7/10 (22) Заявленд 23.03.76 (21) 2336749/18-09 с присоединением заявки №(23) Приоритет— (43) Опубликованб25.08.77.Бюллетень № 31

Государстааииый комитет

Саеата Иииистраа СССР аа делам изааретеиий и открытий (53) УДК 621.394. . 662 (088. 8 ) (4о) Дата опубликовании описания 12.10.77 (72) Авторы изобретения

В. В. Евсин и А. A..Ñóìàpoêîâ (71) Заявитель (54) УСТРОЙСТВО ФАЗОВОГО ПУСКА ПРИЕМНИКА

ДИСКРЕТНОЙ ИНФОРМАБИИ

Устройство фазового пуска приемника дискретной информации относится к цифровой технике, s частности к системам синхронизации дискретных устройств, с фазовым пуском. Оно может использоваться в системах синхронизации, в которых подстройка тактовых частот производится периодическим рекуррентным сигналом. !

Одним из известных, является устройство, в котором фазовый пуск осуществляется подачей дублирующих друг друга комбинаций, повторяющихся q раз, или подачей рекуррентной последовательности определенной длины } 1 J .

При таком построении систем синхроннза- @ ции с фазовым пуском не используется информация ткоторая может быть получена от предшествующего сигнала подстройки тактовых частот.

Известно устройство фазового пуска при- щ емника дискретной информации, содержащее последовательно соединенные коммутатор, регистр сдвига, элемент запрета, элемент

ИЛИ, счетчик и триггер, выход которого подключен ко второму входу счетчик причем выходы соответствующих разрядов регистра сдвига через первый блок сравнения подключены к одному из входов коммутатора и вт рого блока сравнения, другие входы которых объединены между собой, а выход второго блока сравнении подключен ко второму входу элемента ИЛИ. Кроме того, последовательность TBKTDBbtK импульсов подана на соответствующие входы разрядов регнст а сдвига и на тактовый вход счетчика f 2) .

Однако для отыскания неискаженного участка сигнала фазового пуска необходимо, чтобы заполнение регистра сдвига приемного устройства, с помощью которого обнаружен этот участок, не содержало искаженных символов, что приводит K увеличению длины неискаженного участка рекуррентной последовательности, по которому определяется прием сигнала фазового пуска, а это, s свою очередь, увеличивает продолжитель.ность сигнала фазового пуска при сохранении прежней вероятности выявления неискаженного участка.

Белью изобретения является сокращение времени приема сигнала Фазового пуска при

Г70 >) 2 сохранении вероятности его правильного приема.

Поставленная пель достигается тем, что в известное устройство фазового пуска приемника дискретной информапии, содержашее последовательно соединенные коммутатор, регистр сдвига, элемент запрета, элемент ИЛИ, счетчик и триггер, выход которого подключен ко второму входу счетчика, причем выходы соответствуюших разрядов регистра сдвига через первый блок сравнения подлючены s. одному из входов коммутатора и второго блока сравнения, другие входы которых объединены между собой, а выход второго блока сравнения подключен ко второму входу элемента ИЛИ, Последа вательность тактовых импульсов подана на

I соответствуюшие входы разрядов регистра сдвига и на тактовый вход счетчика введены последовательно соединенные датчик временных меток, пороговый блок н элемент И.

Выходы разрядов регистра сдвига подклньчены к соответствуюшим входам датчика временных меток, выход которого подкл1очен ко второму входу элемента И, а ко второк у вхо-,ду порогового блока подключен выход второго блока сравнения, причем к третьему входу порогового блока и к дополнительному входу коммутатора подключен выход триггера. 30

На чертеже представлена структурная электрическая схема предлагаемого устройства.

Оно содержит последовательно соединенные коммутатор 1, регистр сдвига 2, элемент запрета 3, элемент ИЛИ 4, счетчик

5 и триггер б,выход которого подключен ко второму входу счетчика 5, причем выходы соотвегствуюших разрядов регистра сдвига

2 через первый блок сравнения .7 подклю- 40 чены к одному из входов коммутатора 1 и второго блока сравнения 8, другие входы. которых объединены между собой, а выход второго блока сравнения 8 подключен ко второму входу элемента ИЛИ 4, последовательность тактовых импульсов подана на соответствуюшне входы разрядов регистра сдвига 2 и на тактовый вход счетчика 5, и введенные последовательно соединенные датчик временных мевок 9, пороговый блок 5О

10 и элемент И 11, при этом выходы разрядов регистра сдвига 1 подключены к соответствуюшим входам датчика временных мегок 9, выход которого подключен ко вто-. рому входу элемента И 11, а ко второму 55 входу порогового блока 10 подключен выход второго блока сравнения 8, причем к третьему входу порогового блока 10 и к дополнительному входу коммутатора 1 подключен выход триггера 6. 66

Устройство работает следуюшим образом.

На регистр сдвига 2 и счетчик 5 подаются тактовые импульсы, а на триггер

6 - импульс установки исходного состояния.

При этом на вход регистра сдвига 2 через коммутатор 1 подаются входные сигналы, счетчик 5 начинает счет, а пороговый бло

10 устанав .ивается триггером 6 в исходное состояние и удерживается в нем. Блок сравнения 7 по информации, записываемой в регистр сдвига 2, формирует последовательность импульсов, с которой в блоке сравнения 8 сравнивается принятый входной сигнал. При наличии помех или расстройке тактовых частот приемной и передаюшей сто рон на выходе блока сравнения 8 форми руются импульсы, сбрасываюшие счетчик

5 к началу счета, а нри совпадении сравниваемых сигналов эти импульсы отсутствуют, и счетчнк 5 отсчитывает количество подряд идуших неискаженных символов, принятого сигнала. При отсутствии принимаемого сигнала на входе устройства срабатывает элемент запрета 3 и через элемент ИЛИ 4 сбрасывает счетчик 5 к началу счета. При появлении неискаженного участка заданной длины в принятом сигнале проверки подстройки тактовых частот счетчик 5 формирует на своем выходе импульс, поступаюший в предыдушую. часть при нимаюшей стороны, которая начинает передачу ответного сигнала. Этот же импульс опрокидывает триггер 6, который замыкает при помоши коммутатора 1 обратную связь регистра сдвига 2, проходяшую через блок сравнения 7, отключает счетчик 5 и разрешает работу норогового блока 10. При этом, начинается формирование регистром сдвига 2 и блоком сравнения 7 последовательности синхронной и синфазной рекуррентнойпослеаовательности, образуюшей сигнал подстройки тактовых частот, так как к моменту замыкания обратной связи регистр сдвига 2 заполнен неискаженными символами принятого сигнала подстройки тактовых частот, а сами тактовые частоты приема подстроены под тактовые частоты передачи. По этим синхронным последовательностям на приеме и передаче формируются синхронные временные метки. На приемной стороне это осушествляется датчиком временных меток 9. Одновременно с перебросом триггера 6 сигналом тактовые частоты подстроены" начинается счет импульсов с выхода блока cpasЯ нения 8 пороговым блоком 10, сброс которого к начальным условиям счета производится импульсами с датчика временных меток

9. При этом импульсы на выходе блока срав570212 доветел но соединенные коммутатор, регистр сдвига, элемент запрете, элемент

ИЛИ, счетчик и триггер, выход которого подключен Ко втэрэму входу счетчика, причем выходы соответствук.цкх разрядов регистра сдвига через первый блок сравнения подключены K одному из входов коммутатора и второго блока сравнения, другие входы которых объединены между собой, а выход второго блока сравнения подключен ко второму входу элемента ИЛЦ, кроме того последовательность тактовых импульсов подана на соответствующие входы разрядов регистра сдвига и не тактовый вход счетчика, отличающееся тем, что, с целью сокрашения времени йриема сигнала фазового пуска при сохранении вероятности его правильного приема, введены последовательно соединенные датчик временных меток, пороговый блок и элемент И, при этом выходы разрядов регистра сдвига подключены к соответствующим входам датчика временных меток, выход которого подключен ко второму входу элемента И, à ко BTDрому входу порогового блока подключен выход второго блэка сравнения, причем к третьему входу порогового блоке и к дополнительному входу коммутатора подключен выход триггера. ненни 7 формируются при каждом несовпадении символов опорной пэследэвательности, поступающей с блока сравнения 8,и принимаемого сигнала. После получения передаюшей стороной подтверждения о подстройке тактовых частот она синхронно с меткой времени начинает передавать сигнал фазового пуска, инверсный сигнал проверки подстройки тактовых частот и оканчивеет его передачу со следуюшей меткой времени, ко- ® горая и осушествляет на передающей стороне фазовый пуск. На приемной с гороне с приходом сигнала фазового пуске количество импульсов на выходе блока сравнения 8 по сравнению с их количеством от помех воз-> растает скачком и на выходе погэгэвого блэка 10 формируется и запоминается напряжение, разрешаюшее прохождение через элемент И 11 временной метки, оканчивающей этот период обсчета несовпадения. Таким образом, одновременно нв передаче и приеме синхронными временными метками, которым предшествует сигнал фазового пуска, осушествляется фазовый пуск.

В предлагаемом устройстве фазового пуске приемника,дискретной информации уменьшается время передачи сигнале фазового пуска при той же вероятности его приема за счет использования информации от приема предшествуюшего периодического сиг- 30 нала проверки подстройки тактовых частот.

В результате уменьшается общее время вступления в связь, что повышает. оперативность систем с фазовым пуском.

Формула изобретени я

Устройство фазового пуска приемнике дискретной информации, содержащее послеИсточники информации, принятые во внимание при экспертизе.

1. Авторское свидетельство СССР

N315300,,кл. Н 04 „. 7/00, 1971.

2. Мартынов E. М. Синхронизация в системах передачи дискретных сообшений.

Изд. Связь, М., 1972, с. 200.

Составитель А. Грачев

Редактор Н. Джарагетти Техред H. Бабурка Корректор H. Ковалева

Заказ 307Ь/51 . Тираж 815 Подписное

БНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент", r. Ужгород, ул. Проектная, 4

Устройство фазового пуска приемника дискретной информации Устройство фазового пуска приемника дискретной информации Устройство фазового пуска приемника дискретной информации Устройство фазового пуска приемника дискретной информации 

 

Похожие патенты:

Изобретение относится к технике связи и может применяться для фазового пуска аппаратуры цифровой информации

Изобретение относится к области передачи информации посредством электромагнитных волн и может найти применение в системах сотовой и спутниковой радиосвязи, телеметрии, в системах управления по радио и волоконно-оптических системах передачи информации

Изобретение относится к организации сеанса связи между сервером синхронизации и устройством клиента, и в частности к запуску сеанса связи по инициативе сервера синхронизации

Изобретение относится к области радиосвязи и может найти применение в системах, использующих широкополосные псевдослучайные сигналы (ШПС) и временное разделение каналов (например, в системах беспроводного доступа, сухопутной подвижной и спутниковой связи)

Изобретение относится к цифровым системам передачи информации и может использоваться в сетях связи, в частности в аппаратуре формирования и разделения цифровых потоков

Изобретение относится к технике связи и может быть использовано при разработке аппаратуры передачи данных в интересах систем коммерческой связи
Наверх