Преобразователь фаза-интервал времени

 

G П И С,А И -, 11Ц 574738

И 3 О Ь Р E Ii I Í И Я

К АВТОРСИОМУ СВИДЕТЕЛЬСТВУ

0oKi3 Сссетскил

Социалистических

Республик (61) ДОПОЛНИТЕЛЬНОЕ К лв1. СВнд-Ву (22) Заявлено 12.04.76 (21) 2347644/18-10 с присоединением заявки Ме (23) Приоритет

Опубликовано 30.09.77. Бюллетень ¹ 36

Дата опубликования опнсан1гя 04.10.77 (51) М. Кл."- 6 0$С 9/00

Государственный комитет

Совета Министров СССР ао делам изобретений и открытий (53) > ДК 621.317.7 (088.8) (72) Авторы изобретения

О. А, Тулинов и М. И. Хургин (71) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ ФАЗА — ИНТЕРВАЛ ВРЕМЕНИ

Изобретение относится к области измерительной техники и может быть, в частности, использовано при разработке фазометров.

Известны нрсобразователи фаза — -ннтсрва 7 времени, в которых преобразован1 ..с входные измеряемые сигналы дифференцируются и подаются на триггер. На выходе триггера получают прямоугольные перепады напряжения, длительность которых пропорциональна разности фаз измеряемых сигналов (1).

Известен также преобразователь фаза — интервал времени, содержащий пороговую схему, дифференцирующую цепь, триггер, первый выход которого служит выходом преобразователя, и два коммутатора аналоговых сигналов, первые входы которых служат входами преобразователя, а выходы через пороговую схему и дифференцирующую цепь подключены к триггеру (2).

Такой преобразователь имеет сравнительно сложную конструкцию.

Цель изобретения — упрощение преобразователя фаза †интерв времени.

Это достигается тем, что в предлагаемый преобразователь введена линия задержки, через которую выход коммутатора аналоговых сигналов, второй вход которого связан с выходом преобразователя, включен на вход пороговой схемы, причем второй выход триггера, работающего в счетном режиме, включен на второй вход второго коммутатора аналоговых сигналов.

На чертеже показана схема преобразователя фаза — интервал времени.

Преобразователь фаза — интервал времени содержит коммутаторы 1, 2 аналоговых сигналов, лннн1о 3 задержки, пороговую схему 4, днфференцнрующую цепь 5 и триггер 6 со счетным входом. Прямой выход триггера является ьыходом устройства.

На входы коммутаторов 1, 2 аналоговых сигналов 1юступают сигналы, сдвинутые по фазе. При логическом «О» на прямом выходе триггера 6 со счетным входом коммутатор 1 аналоговых сигналов, управляющии вход которого подключен к инверсному выходу триггера со счетным входом, пропускает сигнал, поданный на его вход, на вход пороговой схемы 4, IlpII этом коммутатор 2 ана7оговых сигналов, управляюппш вход которого подключен к прямому выходу триггера 6 со счетным входом, сигналы не пропускает.

По достнжен1. н сигналом ii; выходе коммутатора 1 знало: oi.-ûê сигна lов уpoi Iiя срабатывания пороговой с.,с;ы 4, онл чсрез дпфференцпрующую цепь 5 подлет на вход триггера 6 со с1е771ым 1:ходом импульс, который ус30 танавливает нл выходе преобразователя лоФормула изобретеййя

Составитель В. Митряев

Текред Л. Гладкова

Корректор И. Позняковская

Редактор т. Рыбалова

Подписное

Заказ 2144/12 Изд. № 774 Тираж 778

I11i0 Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

3 гическую «1», поступающую на уйравляющий вход коммутатора 2 аналоговых сигналов.

При этом коммутатор 2 начинает пропускать сигнал на вход пороговой схемы 4 через линию 3 задержки, коммутатор 1 аналоговых сигналов входного сигнала не пропускает.

По достижении сигналом на выходе линии

3 задержки уровня срабатывания пороговой схемы 4, она через дифференцирующую цепь

5 подает на вход триггера 6 со счетным входом импульс, устанавливающий на выходе преобразователя логический «О», поступающий на управляющий вход коммутатора 2 аналоговых сигналов, при этом коммутатор 2 прекращает пропускать сигнал.

На входе пороговой схемы 4 до начала пропускания сигнала коммутатором 1 аналоговых сигналов с помощью линии 3 задержки поддерживается сигнал, превышающий уровень срабатывания пороговой схемы 4. Введение линии задержки обеспечивает возможность устойчивой работы устройства при малых сдвигах по фазе. Интервал времени, в течейие которого на выходе устройства существуе логическая «1», пропорционален фазе.

Преобразователь фаза — интервал времени, содержащий пороговую схему, дифференциру* ющую цепь, триггер, первый выход которого служит выходом преобразователя и два коммутатора аналоговых сигналов, первые входы которых служат входами преобразователя, а выходы через пороговую схему, и диф10 ференцирующую цепь подключены к триггеру, отличающийся тем, что, с целью упрощения преобразователя, в него введена линия задержки, через которую выход первого коммутатора аналоговых сигналов, второй вход

15 которого связан с выходом преобразователя, включен на вход пороговой схемы, причем второй выход триггера, работающего в счетном режиме, включен на второй вход второго коммутатора аналоговых сигналов.

20 Источники информации, принятые во внимание при экспертизе

1, Титов В, В. Измерительные спусковые устройства. М.— Л., «Энергия», 1964, с. 11.

2. Авторское свидетельство СССР № 394830, 25 G 08С 9/00, 1972.

Преобразователь фаза-интервал времени Преобразователь фаза-интервал времени 

 

Похожие патенты:
Наверх