Постоянное запоминающее устройство

 

Союз Сонетсинх

Социалнстнмесиия

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДИТИеЬС7ВУ (61) Дополнительное к авт. свил-ву(22) Заявлено01. 02.77 (23) 2448544/18-24 с присоединением заявки №вЂ” (!1) 597009 (51) М. Кл, С; 11 С 17/00

Гасударственный комитет

Совета Мннктрае СССР во лелач езооретевнй и отнритнй (23) Приоритет (43) Опубликовано05.03.78.Бюллетень N 9 (45) Дата опубликования описания 20.02.78 (53) УДК 628.327..6 (088.8) (72} Авторы изобретения

K. Г. Вълков, А. В. Городний, В. И. Корнейчук и И. В. Кириченко (71) Заявитель

Киевский ордена Ленина политехнический институт им. 50-летия Великой Октябрьской социалистической революции (54) ПОСТОЯННОЕ ЗАПОМИНАК)ЩЕЕ УСТРОЙСТВО

Изобретение относится к области ьычислитепьной техники и может найти прнмененце в UBM и приборах четвертого поколения.

Известны постоянные запоминающие устройства (ПЗУ), содержащие числовые блоки с большим числом элементов связи, либо с большим числом прошитых сердечников jl), Однако такие ПЗУ недостаточно надежны, потребляют большую мошность и в них неравномерна нагрузка на адресные шины. 10

Наиболее близким к изобретению является ПЗУ, содержашее дешифратор адреса, выходы которого подключены ко входам первого и второго накопителей, дешифратор коррекций, вь.ходы которого подключены к входам второго накопителя, и сумматор по модулю два.

Гакое устройство также недостаточно надежно, и в нем можно использовать только матрицы накопителей, в которых есть ов только отказы кратности К-1.

Белью изобретения является повышение .. надежности устройства.

Эта цепь достигается тем, что устройство содержит вычитатель и третий накопи- 25

2 тель, ко входам которого подключены выходы дешифратора адреса. Одни выходы первого и третьего накопителей через сумматор по модулю два, а другие непосредствен но подключены к соответствующим входам вы читателя.

На чертеже дана структурная схема предлагаемого устройства.

Устройство содержит дешифратор адреса

1, первый 2, второй 3 и третий 4 накопители, двухвходовой сумматор по модулю два

5, вычнтатель 6 и дешифратор коррекции 7

Устройство работает следуюошим образом, Сигнал поступает на дешифратор адреса

1, от которого идет обращение к накопить лям 2 и 3. В накопителе 3 считывается адрес числа, содержащегося в накопителе

4, и по атому адресу считывается само число. Коды. чисел из накопителей 2 и 4 поступают на вычитатель 6, а их старшие разряды предварительно суммируются на сумматоре ио модулю два. На выходах вы читателя 6, которые являются выходами устройства, считывается нужное число сЕ597 009

Составитель В. Гордонова

Техред М. Борисова КорректорА. Власенко:

Редактор Л. Утехина

Заказ 1154/50 Тираж 717 . Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4j5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

При кратности "единичных" отказов

К =1 вместо накопителя 4 используется де-. шифратор на П +1 выходов. Накопитель в .интегральном исполнении выполнен в виде матрицы, в местах пересе. чения адресных и разрядных шин которой имеется элемент связи, т. е. записана единица. Прн записи конкретной информации в местах записи"„нулей элементы связи уничтожаются.

Надежность и технологичность ПЗУ мож« . но повысить путем использования таких структур, которые позволяют уменьшить число элементов связи в накопителе,.а также использовать накопитель с отказавшими элементами.

Ф ормула изобретения

Постоянное запоминаюшее устройство, содержащее дешифратор адреса, выходы ко

4 . торого подключены ко входам первого и второго накопителей, дешифратор коррекции, выходы которого подключены к входам вто рого накопителя, и сумматор по модулю два, о т л и ч а ю m е е с я тем, что, с целью повышения надежности устройства, оно содержит вычитатель и третий накопитель, ко входам которого подключены выходы де шифратора адреса, одни выходы первого и третьего накопителей через сумматор по модулю два, а другие - непосредственно подключены к соответствуюшим входам вы-, читателя.

Источники информации, принятые во вни» мание при экспертизе:

1. Авторское свидетельство ССС Р

¹ 418990, кл. 5 11 С 17/00, 1972.

2. Патент США N 3245049, кл. 340-172.5, 1970.

Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх