Постоянное запоминающее устройство

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. саид-ву— (22) Заявлено 080676 (21) 2370093/18-24 с присоединением заявки ¹ (23) Приоритет (43) Опубликовано 0ь01.78. Бюллетень №1

Союз Советских

Социалистических

Республик (1Ц,:587504, 1 (1

2 (51) М. Кл.

Cj 11 С 17/00

Гаардарстааиимр комитат

Сааата Миииатраи СССР иа делам иаабретаиий и аткрытий (53) УДК 628.327.6 (088.8) (45) Дата опубликования описания 0601.78 (72) Авторы изобретения

Н.Н. Журавский, В.К. Померко и A.М. Селигей (71) Заявитель Киевский оРдена трудового красного знамени завод электронных вычислительных и управляющих машин (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к автоматике и вычислительной технике.

Известны постоянные запоминающие устройства, содержащие дешифратор адреса, к выходам которого подключе- 5 ны формирователи сигналов опроса, усилители вОспроизведения, числовые и разрядные шины, подключенные соответственно к формирователям сигналов опроса и к первым входам усилителей 10 воспроизведения, элементы связи, включенные в местах пересечения числовых и разрядных шин, формирователь сигналов строба 1 .

Недостатком таких устройств явля- 15 ется потеря быстродействия из-за необходимости задержки сигналов строба на входе усилителей воспроизведения на время, определяемое окончанием действия помех нуля при наиболее не- 20 благоприятных условиях работы устройства: максимально допустимых изменениях значений напряжения источников питания, предельных значениях температурного диапазона. Кроме того поте- 25 ри быстродействия могут иметь место из-за дискретности значений временной задержки элементов задержки, при .меняемых в цепях формирования сигналов строба. При изменении внешних 30 условий работы устройства или питающих напряжений задержка может оказаться неоптимальной, что отрицательно сказывается на его быстродействии и надежности.

Целью изобретения является повышение быстродействия и надежности устройства.

Для этого устройство содержит элемент И и ключевые элементы на транзисторах по числу числовых шин, эмиттер каждого транзистора подключен к началу, а база — к концу соответствующей числовой шины, коллекторы транзисторов подключены через резистор ко входной клемме устройства и к первому входу элемента И, ко второму входу которого подключен выход формирователя сигналов строба, а выход элемента И подключен ко вторым входам усилителей воспроизведения.

На фиг.l представлена схема постоянного запоминающего устройства; на фиг.2-временная диаграмма его работы., Устройство содержит дешифратор адреса, к выходам которого подключены формирователи 2 сигналов опроса, усилители воспроизведения 3, числовые 4 и разрядные 5 шины, подключенные со587504 ответственно к формирователям 2 и к первым входам усилителей воспроизведения 3, элементы связи 6, включенные в местах пересечения ший 4, 5, формирователь 7 сигналов строба. 6

Устройство содержит также транзисторы 8, эмиттер каждого транзистора 8 подключен к началу, а база — к концу соответствующей шины 4. Коллекторы транзисторов 8 подключены через резистор 9 к входной клемме устройства +Е и к первому входу элемента И 10. Ко второму входу элемента И 10 подключен выход формирователя 7 сигналов строба. Выход элемента И 10 подключен ко вторым входам усилителей 3. При работе устройства возникают сигналы (фиг.2): 11 — на выходе одного из формирователей 2;

12 — ™ 1 на разрядных шинах 5;

13 — помеха 0 на разрядных шинах 5; 14 — на выходе формирователя 7; 15 — на первом входе элемента И 10; 16 — на выходе элемента И 10;

17 — 1 на выходе усилителей 3"

18 — 0 на выходе усилителей 3 °

Устройство работает следующим образом.

При обращении к устройству на входы дешифратора 1 поступает код адреса, в соответствии с которым на выхо- З0 де одного из формирователей сигналов опроса формируется сигнал 11. Сигнал 11 поступает в числовую шину 4, передается через элементы связи 6 на соответствующие разрядные шины 5, и 36 на первых входах усилителей 3 будут сигналы 12, соответствующие 1 .

Из-за паразитных связей в накопителях на входах соответствующих усилителей 3 при чтении 0 появляются 40 помехи 13. В невыбранных числовых шинах 4 помехи 13 при достаточной величине открывают транзисторы 8, и на первом входе элемента И 10 будет суммарный сигнал помех 0 — 15. На второй вход элемента И 10 поступает сигнал 14 с формирователя 7 строба, и на выходе элемента И 10 будет сигнал строба 16, поступающий на вторые входы усилителей 3. Так как сигнал строба 16 начинается после сигнала 15, то усилители 3 не усиливают помехи 13, и на выходах усилителей 3 будут сигналы 17, 18, соответствующие 1 и 0

При изменении питающих напряжений или внешних условий эксплуатации устройства происходит автоматическое смещение во времени сигнала строба 16, обеспечивающее надежное считывание сигналов 1 при наличии помех.

Формула изобретения

Постоянное запоминающее устройство, содержащее дешифратор адреса, к выходам которого подключены формирователи сигналов опроса, усилители вос-." произведения, числовые и разрядные шины, подключенные соответственно к формироватЕлям сигналов опроса и к первым входам усилителей воспроизведения, элементы связи, включенные в местах пересечения числовых и разрядных шин, формирователь сигналов строба, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и надежности устройства, оно содержит элемент И и ключевые элементы на транзисторах по числу числовых шин„ эмиттер каждого транзистора подключен к началу,а база — к концу соответствующей числовой шины, коллекторы транзисторов подключены через резистор ко входной клемме устройства и к первому входу элемента И, ко второму входу которого подключен выход формирователя сигналов строба, а выход элемента И подключен ко вторым входам усилителей воспроизведения.

Источники информации, принятые во внимание при экспертизе:

1. Брик Е.A. Техника постоянных запоминающих устройств. М., Совет- ское радио, .1973, с. 14-41.

5875D4

Are. 2

Составитель Н. Журавский

Редактор И. Малаховская Техред,М.Келемещ Корректор А. Лакида

Эаказ 142/39 Тираж 1Й Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035 Москва, Ж-35 Ра шская наб. д. 4 5

Филиал ППП ™Патент, г. Ужгород., ул. Проектная, 4

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх