Реле времени

 

;:„„:„ „;;„ „ :,"„"„", ОП И САНИ Е

ИЗОБРЕТЕНИЯ (ll) 598242

В

Ъ 5 ° bi-.

1 h. (7 (!

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6l) Дополнительное к авт. свид-ву (51) М. Кл. (22) Заявлено 30.1075 (21) 2185278/18-21 с присоединением заявки №

Н 03 К 17/28

Гоотдаретввнный иомнтвт

Совета Миниетров СССР. но долам нзобрвтвний и отнрытий (23) Приоритет (43) Опубликовано 150378,Бтоллетень № 10 (53) УДК621. 318. 5 (088. 8) (45) Дата опубликования описания 200278

1 (72) Автор. : изобретения

В.A.Ìàíòóçoâ

Pl} Заявитель

{54) РЕЛЕ ВРЕМЕНИ

1

Изобретение относится к области автоматики и может быть использовано для получения выдержки времени в устройствах автоматического контроля и управления.

Известны устройства, использующие принцип.перезаряда и содержащие времяэадающую RC-цепь, тиристор, резистор, диод, командный контакт (11.

Однако такие устройства имеют недостаточную надежность.

Известны реле времени, содержащие времязадающую RC-цепь, пороговый каскад на транзисторе, исполнительное реле, командное реле, диод и резистор <23

Недостатками указанных устройств являются невысокая надежность и повышенное потребление мощности.

Цель изобретения — повышение надежности и снижение потребляемой мощности.

Для этого в устройство, содержащее иремязадающую RC-цепь, выход которой подключен ко входу порогового каскада на транзисторе, в коллекторную цепь которого включено исполнительное реле, а эмиттер подключен к плюсовой шине источника питания через замыкающий контакт командного реле, диод, соединенный анодом с плюсовой шиной источ- ника питания резистор, псдключенный одним концом к свободной обкладке времязадающего конденсатора, введены

5 двухкаскадный усилитель о гальванической связью на транзисторах разного типа проводимости и дополнительный диод, при этом база входного транзистора соединена с выходом RC-цепи, 10 эмиттер — с катодом основного диода, свобсдный вывод упомянутого резистора соединен с коллектором выходного транзистора усилителя, а дополнительный диод включен между конденсатором та и эмиттером транзистора порогового каскада.

На чертеже представлена принципиальная схема предлагаемого устройства.

Устройство содержит времязадающую

HC-цепь на резисторе 1 и конденсаторе 2, пороговый каскад на транзисторе 3, исполнительное реле 4, замыкающий контакт 5 командного реле, диод б, резистор 7, двухкаскадный усилитель с гальванической связью на транзисторах 8, 9 разного типа проводимости и резисторах 10, 11, дополнительный диод 12, диод 13, шунтирующий обмотку исполнительного реле.

598242 формула изобретения

Устрсйство работает следующим образом.

При подаче напряжения отпираются транзисторы 8 и 9. Конденсатор 2 заряжается по цепи: минуссвая шина источника питания — переход коллектор эмиттер транзистора 9 — резистор 7 переход база — эмиттер транзистора 8диод 6 — плюсовая шина источника питания.

Режимы .усилителя выбираются такими чтобы транзисторы 8, 9 находились в режиме насыщения и время заряда конденсатора практически полностью определяется величинами резистора 7 и конденсатора 2. После заряда конденсатора по цепи протекает только ток утечки конденсатора.

Отсчет выдержки времени осуществляется с момента замыкания контакта 5. Конденсатор 2 перезаряжается по цепи: резистор 1 — шины источника - включающий контакт 5 — диод 12.

Напряжение на конденсаторе 2 в это время является запирающим и для порогового каскада на транзисторе 3, и для усилителя на транзисторах 8, 9; ток через электромагнитное реле 4 и резистор 7 не протекает. При снижении напряжения на конденсаторе 2 до порога отпирания транзистора 3, последний открывается, срабатывает электромагнитное реле 4, перезаряд конденсатора 2 прекращается. Транзисторы 8, 9 остаются запертыми, так как переход база -эмиттер транзистора 8 шунтирован переходом эмиттер- база транзистора 3, имеющим меньшую величину порога отпирания. Включенный в цепь перезаряда последовательно с конденсатором диод 12, напряжение на котором .суммируясь с напряжением на конденсаторе 2„ равняется напряжению. отпирания порогового каскада, устраняет переполюсовку конденсатора 2 °

При размыкании контакта 5 разрывается цепь питания транзистора 3, исполнительное реле 4 отпускает, транзисторы 8, 9 отпираются, конденсатор 2 заряжается через резистор 7. Устройство готово к повторной выдержке времени.

Введение в схему реле времени до— полнительного двухкаскадного усилителя уменьшает потребляемую мощность, так как во время выдержки через зарядный резистор ток не протекает, ключевой режим работы усилителя повыша- ет надежность устройства и вследствие !

О этого время подготовки реле времени может быть сведено к минимуму.

Реле времени, содержащее времязадающую RC-цепь, выход которой подключен ко входу порогового каскада на транзисторе, в коллекторную цепь которого включено исполнительное реле, а эмиттер подключен к плюсовой шине

@ источника питания через замыкающий контакт командного реле, диод, соединенный анодом с плюсовой шиной источника питания, резистор, подключенный одним концом к свободной об @ кладке времязадающего конденсатора, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности и снижения потребляемой мощности, в него введены двухкаскадный усилитель с

80 гальванической связью на транзисторах разного типа проводимости и дополнительный диод, при этом база входного транзистора упомянутого усилителя соединена с выходом RC-цепи, эмиттер -с

38 катодом основного диода, свободный вывод упомянутого резистора соединен с коллектором выходного транзистора усилителя, а дополнительный диод включен, между конденсатором и эмиттером

40 транзистора порогового каскада.

Источники информации, принятые во внимание при экспертизе:

1. Патент Японии 915613, кл.98(5), 48 1972.

2. Авторское свидетельство 9399021, кл. Н 01 Н 47/18, 1971.

598242

Составитель И.Радько

Заказ 1270/49 Тираж 1086 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035 Москва Ж-35 Ра ская наб. . 4 5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4

Реле времени Реле времени Реле времени 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники

Изобретение относится к технике асинхронной коммутации пакетов информации в сетях передачи данных, в каждом физическом канале которых данные передаются в одном направлении в виде коротких пакетов информации и поступают к включенным в линию связи узлам коммутации (соответственно и к приемным устройствам пользователей сети) последовательно во времени

Изобретение относится к импульсной технике и может быть использовано в качестве таймера в системах управления

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники

Изобретение относится к коммутационной электронной технике и может быть использовано, например, при построении систем контроля и измерения, в которых требуется индивидуальная изоляция коммутируемых каналов друг от друга

Изобретение относится к области коммутирующих устройств на тиристорах и предназначено для защиты нагрузки от токовой перегрузки, возникающей, например, при избыточной механической нагрузке электродвигателей или их заклинивании

Изобретение относится к импульсной технике и может быть использовано в устройствах систем управления

Таймер // 2004011
Наверх