Регистр сдвига

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДИТИЛЬСТВМ (1Ц 612284

Союз Советских

Социалмстиывских

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 07.12.76 (21) 2427569/18-24 с присоединением заявки № (23) Приоритет (43) Опубликовано.25.06.78,Бюллетвиь %,23 (45) Дата опубликования описанияо%.06. fb (51) М. Кл.

Ст 11 С 19/00

Гасударстаеннмй наматет

Сааатв Мнанстраа СССР аа делам нэааретеннх н атхрытнй (53) УДК 681.327.66 (088. 8) (72) Авторы изобретения

Б. Г. Коноплев и М. Ф. Пономарев

Таганрогский радиотехнический институт им. В. 5. Каямьткова (71) Заявитель (54). РЕГИСТР С ЦВИГА

Изобретение относится к вычислительной технике, а более конкретно к микроэлектронным регистрам сдвига.

Известны микроэлектронные регистры сдвига, которые построены полностью на совмещенных .транзисторных структурах, ие содержат резисторов и конденсаторов, обеспечивают высокую степень интеграции элементов и низкую потребляемую мощность jl), Наиболее близким по технической сущности к предлагаемому является регистр сдвига, со. держащий триггеры, выполненные иа транзисторах, эмнттеры которых соединены с шиной нулевого потенциала, базы — с коллекторами соответствующих транзисторов . триггеров н токозадающих транзисторов, базы которых соединены с шиной нулевого потенциала, а эмнттеры — с соответствующими шинами тактового питания !2 .

Недостатком этого регистра является односторонняя передача информации (отсутствие возможности осуществления реверсивного сдвига кодов).

Цель изобретения — расширение функциональных воэможностей эа счет осуществления р яерсивиого сдвига информации в регистре.

Поставленная цель достигается тем, что в регистр введены двунаправленные транзистора! связи, причем коллектор каждого транзистора триггера соединен через двунаправленные транзисторы связи с коллекторами соответствующих транзисторов предыдущего и последующего триггеров.

На фиг. 1 представлена принципиальная схема регистра; на фиг. 2 —. диаграмма тактовых импульсов:

Для исключения возможности возникновения сбоев информации за счет сквозной передачи тока через транзисторы связи каждый раз ряд регистра содержит ие менее трех триггеров на. совмещенных транзисторных струк-!

5 турах, которые иа фнг. представлены своими эквивалентами, Триггеры образованы пере° крестным соедяненяем базово-коллекторных цепей транзисторов и 2, 3 и 4, 5 и 6: Токозадающие транзисторы У, 8 и 9 используются при питании базовых и коллекторных цепей трнггврных транзисторов током от источников тактовых импульсов (на чертеже не показаны) по игинам тактового питания !О, ! н !2.

Коллекторы токозадающего транзистора соединены с соответствующими базами триггер25 ямх транзисторов, а эмиттеры (инжекторы)— с соответствующими шинами тактового питания.

Диаграмма тактовых импульсов показана на фиг. 2 для случая сдвига входных кодов В от триггера иа транзисторах 1 и 2 в сторону триггеров иа транзисторах 3 и 4 и далее в сторону триггеров иа транзисторах 5 и 6..

Между триггерами регистра включены двунаправленные транзисторы связи 13 и 14, 15 и 16, 17 и 18, базы которых соединены с эмит- аЕ терами триггериых, базами токозадающих транзисторов II с шиной нулевого потенциала 19, а коллекторы {эмиттеры) — соединены с соответствующими базами триггерных транзисторов. t3

При подаче тактового импульса по шине 10 на эмиттер транзистора 7 к транзисторам триггера 1 и 2 поступают базовые токи от коллекторов транзистора 7, и триггер устанавливается в определенное логическое состояние. Пусть транзистор l — включен, а транзистор 2 вы- И ключен. Тогда часть тока .коллектора транзистора 7, который соединен с базой транзистора 1, через транзистор 14 поступает в базу транзнстора 3, приводя к несимметрии. на транзисторах 3 и 4, При подаче импульса по шине 11 к транзисторам 3 и 4 поступают базовые токи через транзистор 8. Так как базовый р-п-переход транзистора 3 был предварительно смещен в прямОМ направлении то- ком, поступающим через транзистор 14, от первого триггера, триггер устанавливается и .Зп такое логическое состояние, при котором транзистор 3 включен, а транзистор 4 выключен.

При Отклонении источника oT UIMHbf 10 триггер на транзисторах 3 и 4 хранит информанию, переписанную при совпадении импульсов по шинам 10 я 11 из первого триггера.

При перекрытии импульсов по шинам ll и 12 информация сдвигается в триггер на транзисторах 17 н !8.

Если изменить порядок подачи тактовых импульсов, когда первым подается импульс на транзистор 9, то информация будет сдвигаться от триггера на транзисторах 5 и 6 к триггеру иа транзисторах 3 и 4 и далее.

Формула изобретекия

Регистр сдвига, содержащий триггеры, выполненные на транзисторах, эмиттеры которых соединены с шиной нулевого потенциала, базы — с коллекторами соответствующих транзисторов триггеров и токозадающнх транзис. торов, базы которых соединены с шиной нулевого потенциала, а эмяттеры — с соответствующими шинами тактового питания, отличаюи4ийсл тем, что, с целью расширения функциональных возможностей за счет осуществления реверсивного сдвига информации. он содержит двунаправленные транзисторы связи, причем коллектор каждого транзистора триггера соединен через двунаправленные транзисторы связи с коллекторами соответствующих транзисторов предыдущего и последующих тригГЕРОВ.

Источники информации, принятые во внимание при экспертизе:

1; Патент Франции Ж 2! 31960, кл.

G ll С 19 00, 1972.

2. Solid — State Elektronics, 1973, ч. 16, Иа 9, р.р. 1007 — 1010.

Фне.l

ЦНИИЙИ Заказ 3467/45 Тираж 7I7 Подннсное

Фнд вал П П П «Патент», г. Ужгород, ул. Пр< ент и ан, 4

Регистр сдвига Регистр сдвига 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх