Устройство для контроля блоков оперативной памяти

 

Союэ Советскин

Социалистическин

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ () 6 1 т546 (6I) Дополнительное к авт. саид-ву(22) Заявлено16. 12.76 (21) 2430481/18-24

2 (5)) М. Кл.

G11 С 20/ОО с присоединением заявки №

Государственный номитет

Совета Министров СЫР оо делам иэооретеннй и отнятий (23) Приоритет (43) Опублико.вано16.07.784>юллетень № 26 (45) Дата опубликовании описании 18.06.78 (53) УДК 681.327 (О88.8 }

B. A. Капнниченко, Е. Н. Лукьянович, и О. A. Пронина (72} Авторы изобретения (71) Заявитель (S4) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ОПЕРАТИВНОЙ,Изобретение касается запоминающих устройс тв.

Известно устройство для контропя бпоков оперативной памяти, содержащее опок свертки по модулю два, подкпюченный к регистрам, бпок сравнения, подкпюченный к выходам трнгг еров контропьных разрядов регистров и к выходам бпока свертки по модулю два, бпок преобразования конт» ропьных разрядов (lj

Недостатком этого устройства явпяется ro, что в нем не предусмотрен конт роль проверяемого блока. оперативной памяти тестом падающий дождь, что снижает попноту контропя.

Наибопее близким техническим решением к данному изобретению явпяется устройство дпя контропи бпоков оперативнснй памяти, содержащее бпок, формирования теста, подкпюченный к блоку управпения, бпоки контропя считанной информации, первые входы которых подключены ко входу устройства, первый счетчик, один из выходов которого соединен со входом второго счетчика, и бпок сравнения, первый вход которого подкпючен к другому выхо . ó первого счетчика (2) .

Недостатком атого устройства явпиет ся то, что прохождение в нем теста конт ропируется визуапьно оператором, что сиФ :жает скорость проверки испытуемого бпека памяти, а также существенно ограничивает обпасть применения устройства.

0епью изобретения явнается растпиреиие обпасти применения и увепичение быстродействия устройства.

Поставпеннаа цепь достигаетсее тем, что предлагаемое устройство содержит третий счетчик, вход которого нодкпеочеи к выходу вторя о счетчика, а выходы соединены соответственно со вторым входом бпока сравнен и одним из входов бпака управпения, вторые входы бпоков контра пя считанной информации, подключены к выходам бпока сравнения и бпока управпения, а выходы бпоков контропя считанной информации соединены с другими вхо+ дами блоков управпения.

На чертеже показано предвагаемое устройство.

Ус тр ойс т в о с одержи т б и ок упр авп е ния

1, первый счетчик 2, спужащий дпя формирования кода адреса, к которому подкпючен бп ок индикации 3, бп ок ф ормир ования теста 4, вход 5 которого подкпючен. к блоку управпения 1, бпок контропя считанной информации 6, второй счетчик 7 с блокоМ индикации 8, третий счетчик 9 с блоком индикации 10, блок сравнения 11, первый вход которого соединен с выходом счетчика 2, бпок контроня считанной инфор 0 мации 12. Первые входы блоков 6 и 12 цодкпючены ко входу 13 устройства, выходы 14 и 15 которого соединены соот ветственно с выходами счетчика 2 и блока

4.

19

Вторые входы бпоков 6 и 12 подкпн чены соответственно к выходам блоков 1 и 11, а выходы ко входам бпока управпения 1, Вход счетчика 9 п одкпючен к вых оду

20 второго счетчика 7, а выходы соединены соответственно со вторым входом бпока

11 и одним из входов блока управпения

1.

29

Ко входу 13 и выходам 14 и 15 подкпючается контропируемый бпок оперативной памяти 16.

Устройство при контропе проверяемогс бпока 16 тестом "падающий дождь". рабо30 гает спедуюшим образом.

В, исходном состоянии счетчики 2 и

7 устанавпиваются в нулевое состояние, вычитающий счетчик 9 в состояние w;. (где 1т1 — максимапьный адрес бпока

39

16), в нуневую ячейку конгропируемого бпока 16 записывается код, содержащий единицы во всех разрядах, во всех остапьных ячейках распопожены нупевые коды (содержащие нупи во всех разрядах)

М

После пуска устройства происходит пересчет адресов контр опируемого бпока

16 счетчиком 2. При этом обеспечивает ся поспедоватепьное чтение (с регенерацией) кодов из всех ячеек блока 16.

Содержимое ячейки д ., образующееся

Р ,1 э при и - пересчете адресов выражаегая формуп ой

{ „.)„. (. „ „,е(;-<)„, 9 знак 4 означает поразрядную операцию спожения по модупю 2 (1 = О,1,2...,Фтт)

Переход m 3 -r î к { Ф +1)-му адресу производится путем спожения по модупк (оп+1), то есть .(о- о) тп = (о - о ) п ® (rA n.

Формирование теста, в соответствии с приведенным законом, производится ьпок 6, спужаший дпя контропя идентичности единичной ипи нулевой информации во всех разрядах контропируемой ячей« ки поспе контроля каждого из считанных кодов, выдает сигнал разрешения ипи запрещения работы на бпок управпения 1.

Поспе пуска устройства, в нупевую ячейку контропируемого бпока 16 повторно будет записан код с единицами во всех разрядах. Далее, при пересчете адресов счетчиком 2, в первую и все носпедуюшие ячейки будет записан код со всеми единицами.

При спедуюшем пересчете содержимое четных ячеек не изменяется, а в нечетных образуется пустой код. Пос= пе того как, считая от исходного Момента, адрес изменится, на единицу т 2 раз, код содержащий все единицы, остается топько в ячейке с адресом гп, Когда адрес контропируемого бпока 16 изменен еше п раз, то код со всеми

2 единицами будет распдйожен в ячейках с адресами т - 1 и tn, поспе спедующих ттт2 изменений -, в ячейках с адресами п- 2, п- 1, yn . Поспе.того, как измь3 нение адресов произойдете раз, код, со,держащий единицы, окажется во всех ячейках контропируемого бпока 16. При

2 этом, в течение первых1п изменений адресов контропируемого бпока 16, которые отсчитываются счетчиками 2 и 7, код всех единиц постоянно хранится в ячейке бпока 16 с адресом п и контропируется при каждом считывании бпоком

12, спужащим дпя контропя единичной информации в ячейке, по команде с вы-хода бпока 11 сравнения, которая формируется поспе совпадения кода адреса, поступившего со счетчика 2, и кода с выхода счетчика 9.

Поспе первых п пересчетов, по выходному сигнапу счетчика 7, состояние счетчика 9 изменяется на 6Ъ- 1. В течение спедуюших ln изменений адресов конгропируемого бпока 16 счетчиком 2, ко- торые отсчитываются счетчиком 7, код, содержащий все единицы, постоянно хранится в ячейке контропируемого бпока

16 с адресом (и- 1 и контропируется при каждом считывании блоком 12 анапогично контропю при первых вЪзменениях адресов.

После вторых тп пересчетов адресов состояние счетчика 9 изменяется на .tn - 2 ) затем IT) - 3 и так дапее. При этом состояние счетчика 9 на каждом

Ф пересчете адресов конгропируемого

6ллдл 1 Й! ле A лл Влэ

615546

Составитель В. Рудаков

Редактор H. Каменская Техред.М. Борисова Корректор Н. Ковалева

Заказ 3917/42 Тираж 717 Подписное

UHHHHH Государственного комитета Совета Министров СССР по делам изобретений и открытий единиц на данномт пересчете, который контролируется блоком 12.

Сбой теста останавливает работу устройства по сигналу с выхода блока

12 на блок управления 1. Состояние счет

5 чиков 2,7 и 9, нндицируемое блоками 3, 8, 10 индикации, позволяет определить место и характер неисправности. При отсут

cram сбоев теста,. изменение адресов происходит п раз, после чего цикл контроля

Э проверяемого блока 16 заканчивается по выходному сигналу счетчика 9, поступаккцему на выход блока управления 1.

Описанное устройство обеспечивает рас,ширение облаетн применения устройства за счет обеспечения полноты н достоверности контроля блоков памяти тестом "падаккпий дождь в автоматическом режиме.

Ф о р и у л а и з о б р е т е н и я

Устройство для контроля блоков оператив ной памяти, содержащее блок формирования теста, подключенный к блоку управления,блоки контроля считанной. информации, первые входы которых подключены ко входу устройства, первый счетчик, один иэ выходов которого соединен,со входоь второго счетчика, и блок сравнения, первый вход которого подключен к другому выходу первого счетчика, о т л и ч а ю щ е е с я тем, что, c цепью расширения области применения и увеличения быстродействия устройства, оно содержит третий счетчик, вход которого подключен к выхо ду второго счетчика, а выходы соединены соответственно со вторым входом блока. сравнения и одним из входов блока управпении, вторые входы блоков контроля считанной информации подключены;к выходам блока сравнения н блока управления, а выходы блоков контроля считанной информации соединены с другими входами блоков управления.

Источники информации, принятые во внимание при экспертизе:

1. Авторское свидетельство % 333599, кп. Q11 С, 29/00, 1972.

2. Авторское свидетельство % 4ОТЗОЙ, кл. 511 С 29/00, 1972.

Устройство для контроля блоков оперативной памяти Устройство для контроля блоков оперативной памяти Устройство для контроля блоков оперативной памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх