Устройство для возведения в квадрат число-импульсного кода

 

ИСАЙКЕ

Союз Советских

Социалистических

Республик

О П (l1) 820978

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЙТВДЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 30.07.74 (21) 2041300/18-24 с присоединением заявки № (23) Приоритет (43) Опубликованб25.08,78.,Бюллетень ¹ 31 (4б) Дата опубликования описания 12е07.78

2 (51) М. Кл (06 F 7/38

Гооударстаеннм» комитет

Совета Мкнеотроа СССР ве делам нзооротонка н открытей (53) УДК 681.327 (088.8) (72) Авторы изобретения

Т, М. Алиев, Э. А, Тургиев и Я. Л. Шейтман (71) Заявитель

Азербайджанский институт нефти и химии им. М. Азизбекова (54) УСТРОЙСТВО ДЛЯ ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЛОИМПУЛЬСНОГО КОДА

Изобретение относится к области вычислительной техники и может быть использовано при построении автоматических измерительнс вычислитепьных устройств. 5

Известны устройства щы возведения в квадрат числового кода, содержащие счетчики, накапливающие сумматоры, элементы И, элементы ИЛИ, элементы задержки, реализующие зависимость о ц Е (21- P) (11.

Наиболее близким техническим реше нием к предлагаемому изобретению является устройство дпя возведения в квадрат 15 число-импульсного кода, содержащее счеФ чик, счетчик результата, накапливающий сумматор, группу элементов И, элемент

ИЛИ, алемент аелержлл (21.

Недостатком этих устройств является 2Ц сложноетье

Бель изобретения — упрощение устройства.

Это достигается-тем, что в устройство введен дешифратор поправки, входы кото- 21 рого соединены с выходами младших разрядов счетчика, счетный вход которого соединен с информапионной шиной и через первый элемент задержки с управляющим. входом дешифратора, выход которого подключен к первому входу элемента ИЛИ, выход которого подключен к входу счетчика результата, выходы старшего разряда. счетчика через группу элементов И соединены с входами накапливающего сумматора, выход которого соединен со вторым входом элемента ИЛИ, информацион ная шина второй элемент задержки соединена со вторым входом группы элементов И, На чертеже показана структурная схема устройства дпя возведения в квадрат число-импульсного кода..

Устройство содержит вход 1, счетчик

2, состоящий из пересчетных декад 3-6, дешифратор поправки 7, элементы И 8, накапливающий сумматор 9, элемент ИЛИ, 10, счетчик результата 11, состоящий из декад 12-15, элементы задержки 16 к 17.

3 6209

Первоначально устройство устанавпивается в исходное состояние подачей сигнала на шину. Уст. 0 .

Дискретная измерительная информация в виде пачки импульсов поступает на вход 1 устройства. Импульсы подсчитываются счетчиком 2, первая декада 3 ко-.торого выполнена так,что с приходом каждого импульса на счетчике фиксируются последовательно возрастающие нечетные числа (поспе установки первого триггера в .состояние "1 все последующие импупь сы поступают на второй триггер). Остальные декады - обычные.

Каждый входной импуньс поступает на элемент задержки 16, который задер- ts живает импульс на время, бопьпее време ни переходных процессов в счетчике, g стробирует элементы И-8, в результате этого число, записанное в декаде 6, передается на входы накапливающего сумма- о тора 9 и суммируется с его содержимым.

Импульсы переноса из сумматора поступа- ют через элемент ИЛИ 10 на вход счет чика результата 11. Входные импульсы одновременно поступают на элемент задержки 17, выход которого стробируеъ дешифратор поправки 7, соединенный с тремя младшими разрядами счетчика.

На выходе дешифратора поправки появпяюч ся импульсы, соответствующие тем числам в счетчике 2, при которых возникает не- . обходимость добавления единицы в мпадший разряд (декада 12) счетчика резупьтата 11. Эти числа находятся по формуле

И 200 Т- k, где 1.=1, 2...,..; 25 (резупьтат округляется до целого числа).

Время задержки эпемента 17 больше, времени переходных процессов в трех младших разрядах счетчика 2 и меньше времени задержки эпемента 16, с тем, чтобы иекпю- 4а

f чить совпадение импупвсов на входах эпемента ИЛИ 10, Использование дешифратора поправки вместо трех разрядов десятичного накаппиваюшего сумматора упрощает схему и уменьшает количество оборудования, не ухудшая точности операции возведения в квадрат.

Фор мула изобретения

Устройство дпя возведения в квадрат число-импульсного кода, содержащее счетчик, счетчик резупьтата, накаппиваюший сумматор, группу элементов И, элемент

ИЛИ, эпементы задержки, о т н и ч а юш е е с я тем, что, с цепью упрощения устройства, оно содержит дешифратор поправки, входы которого соединены с выходами младших разрядов счетчика, счетный вход которого соединен с информационной шиной и через первый элемент за- держки с управляющим входом дешифрато ра, выход. которого подключен к первому входу эпемента ИЛИ, выход которого подкточен к входу счетчика рж упьтата, выходы старшего разряда счетчика через группу элементов И соединены с входами накапливающего сумматора, выход которо о соединен со вторым входом элемента

ЛИ, информационная шина через второй эпемент задержки соединена со вторыми входами группы элементов H.

Источники информации, принятые во внимание при экспертизе.

1. Авторское свидетепьство СССР

% 364934,М. Кп> Cj 06 Р-7/38, 1970.

2. Вычиспитепьная техника, сб. статен под ред. Ai М Оранского, Минск, 1965, с. 212-218,

Устройство для возведения в квадрат число-импульсного кода Устройство для возведения в квадрат число-импульсного кода 

 

Похожие патенты:

Сумматор // 612245

Изобретение относится к системам связи между главной и подчиненными станциями

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к вычислительной технике и может быть использовано в спецвычислителях для вычисления производных

Изобретение относится к области вычислительной техники и предназначено, в частности, для цифровой обработки массивов данных в реальном масштабе времени

Изобретение относится к электронно-вычислительной технике

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании радиоэлектронной аппаратуры, автоматизированных систем управления и средств электронной вычислительной техники

Изобретение относится к системам обработки данных, которые осуществляют арифметические операции
Наверх