Формирователь импульсов
Сон з Советскии
Социалистических
Республик
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ. (11) 621076 (б1) Дополнительное к авт. свид-ву (22) Заявлено 22.02.77 (21) 2456243/18-21 с присоединением заявки №.Н 03 К 5/01
Государственный «омитвт
Соавта Министров СССР оо делам изобрвтвний и открытий (23) Приоритет (43) Опубликовано 25.08,78.Бюллетень № 31 (45) Дата опубликования описания 14.07.78 (53) УДК 621.373..5 (088.8) (72) Авторы. изобретения
С. П. Чесноков и П. H. Соколов (71) Заявитель (54 ) ФОРМИРОВАТЕЛЬ ИМПУЛ ЬСОВ
Изобретение относится к автоматике и вычислительной технике и может быть использовано для формирования синхрони-. зируюших импульсов.
Известен формирователь импульсов, формирующий входные импульсы по переднему и заднему фронту входных импульсов, который выполнен на потенциальных элементах (И-НЕ, WIH-HE, HE) и содержит статический триггер, единичный и нуае- щ вой выходы которого соединены со входами схем совпадения, вторые входы последних соединены с входом формирователя: один непосредственно, другой через инвертор. Выходы схем совпадения подключены к входам статического триггера (11, Одчако такой формирователь относительно сложен, а второй импульс в нем формируется по окончании действия входного импульса. 20
Наиболее близок к предлагаемому изобретению формирователь импульсов, содержащий инвертор, вход которого соединен с одним из входов элемента И, а его выкод через интегрируюшую ЯС цепь соеди- гв нен с одним из входов элемента ИЛИ-НЕ и другим входом элемента И, а другой вход элемента ИЛИ-HE соединен с входом инвертора (21.
Недостатком этого формирователя является невозможность формирования обоих выходных импульсов в течение действия входного импульса.
Бель изобретения - формирование пары импульсов во время действия входного прямоугольного импульса, а также упрощение устройства.
Это достигается, тем, что в формирователь импульсов, содержащий элемент И и интегрируюшую %С цепь, вход которой соединен с одним из входов элемента И, дополнительно введены КС-цепь и Кф-триггер, счетный вход которого соединен с выходом. интегрирующей к С-цепи, прямой выход соединен со вторым входом элемента И, а инверсный выход через дополнительную
%С-цепь соединен с входом устаиовкиЗэтриггера в 1".
621076
На фиг. 1 дана схема предлагаемого формирователя импульсов; на фиг. 2 — диаг раммы напряжений.
Устройство содержит интегрирующую кС-цепь 1, вход которой соединен с одним из входов элемента И 2, а выход ее соединен со счетным входом Т триггера
3. Инверсный вход Ю триггера 3 через интегрирующую.кС-цепь 4 соединен со входом S триггера 3, а прямой выход Q соединен с llpyraM входом элемента И 2.
Устройство работает следующим образом.
Вщдные прямоугольные импульсы .(см. фцг. 2а) поступают на интегрирующую, ЯС-цепь 1 и один из входов элемента И 2.
С выхода интегрирующей RC-цепи 1 сигнал поступает на счетный вход Т тригге,, ра 3 (см. фиг. 2 ).
При достижении напряжением порога срабатывания Од триггера 3 по счетному входу на выходе С устанавливается низкий уровень напряжения, (см. фиг. 2), а на выходе О - высокий уровень напряжения, который через интегрирующую RCцень 4 воздействует на вход Ь триггера
3 (см. фиг, 2) так, что при достижении напряженнем порога срабатывания Оп триггера 3 на выходе О устанавливается высокий уровень напряжения.
Таким образом, на другой вход элемен-30 та И 2 поступает импульс отрицательной полярности, при этом на выходе устройства формируется два импульса (см. фнг. 2б), йередний вход первого нз них совцадает с передним фронтом входного импульса, зз а задний фронт второго импульса совпадает с задним фронтом входного импульса. При поступлении последующих импульсов íà вход устройства описанный цикл повторяется. 4О
Длительность первого выходного импульса (см. фиг. 2) регулируется интегрирующей РС-цепью 1, длительность паузы между выходными импульсами Z регулируется интегрирующей RC-цепью 4, а сумма длительностей пары выходных импульсов и паузы между ними равна длительности входного импульса .
Предлагаемый формирователь может быть реализован на интегральных элементах ТТЛ-логики. Он может быть использован как удвоитель частоты входных импульсов, как формирователь пары синхроимпульсов для систем ввода и обработки цифровой информации за время действия входного импульса и других устройств вычислительной техники, Формула изобретения
Формирователь импульсов, содержащий элемент И и интегрирующую RC-цепь, вход которой соединен с одним из входов элементаИ,отличающийся тем, что, с целью формирования пары импульсов во время действия входного импульса и упрощения устройства, в него -дополнительно введены,.ЯС-цепь и Яб- триггер, счетный вход которого соединен с выходом интегрирующей ЯС-цепи, прямой выход соединен со вторым входом элемента
И, а инверсный выход через дополнительную RC-цепь соединен с входом установ- ки RS-триггера в 1
Источники информации, принятые во внимание при экспертизе:
1 ° Авторское свидетельство СССР
l4 337733886644, кл. Н 03 К 5/01, 05.04.71.
2. Авторское свидетельство СССР
M 426314, кл. Н 03 К 5/13, 16.06.72.
621076
Составитель М. Леонова
Редактор Л. Гребенникова ТехредА. Алатырев Корректор А. Гринденко
Заказ 4674/Sl Тираж 1086 Подписное
БНИИПИ Государственного комитета Совета Министров СССР, по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4