Стробируемый формирователь

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ (щ 622l99

Союз Советских

Социалистических

Реслублик (б1) Дополнительное к авт. свид-ву (22) Заявлено 21.02.77 (21) 2454363/18-21 с присоединением заявки Ме (23) Приоритет (43) Опубликовано 30.08.78. Бюллетень зч" 32 (45) Дата опубликования описания 27.07.78 (51) М, Кл Н ОЗК

5/153

Государственный комитет

Совета Министров СССР ло делам изобретений (53) УДК 621.374.31 (088.8) и открытий (72) Авторы изобретения В. В. Матавкин, Г. И. Егоров, А. В. Никоненко, T. И. Кутузова и С. С. фоменко (71) Заявитель (54) строьируемый формировАтель

Изобретение относится к импульсной технике и может использоваться в быстродействующих компараторах напряжения.

Известен стробируемый формирователь, содержащий выходные ключевые транзисторы, выходные дифференциальные каскады, триггер, защелку, имеет недостаточную точность вследствие неопределенности состояния триггера в момент подачи команды на его срабатывание (1).

Наиболее близким техническим решением к изобретению является стробируемый формирователь, содержащий транзисторные управляющие дифференциальные усилители, коллекторы которых непосредственно подключены к базам выходных ключевых транзисторов (2).

Однако этот формирователь имеет недостаточное точное быстродействие и не имеет автономных выходов компаратора при подаче строб-сигнала.

Целью изобретения является обеспечение автономных выходов компаратора при подаче строб-сигнала и повышение быстродействия, 25

Для этого в стробируемый формирователь, содержащий транзисторные управляющие дифференциальные усилители, коллекторы которых непосредственно подключены к базам выходных ключевых транзис- 30 торов, введены вентильные элементы стробирования, каждый из которых дополнительно содержит двухэмиттерный повторитель стробирующего импульса и шунтируlощий транзистор, причем база двухэмиттерного повторителя подключена к коллектору инвертирующего транзистора вентиля, один из эмиттеров подключен к базе выходного ключевого транзистора, формирующего уровень логической единицы, второй эмиттер повторителя через резистор подкл|очен к базе шунт ирующего транзистора, эмиттер которого заземлен, а коллектор подключен к базе выходного ключевого транзистора, формирующего уровень логического нуля.

На чертеже приведена схема формирователя, на которой показан один из двух аналогичных автономных выходов.

Стробируемый формирователь содержит два управляющих дифференциальных усилителя на транзисторах 1, 2 и 3, 4 выходные ключевые транзисторы 5 и б формирования уровня логической единицы, на первом выходе 7 формирователя выходной ключевой транзистор 8 формирования уровня логического нуля на выходе 7, вентильный элемент стробирования, включающий транзистор 9, инвертирующий транзистор 10, двухэмиттерный транзистор 11, шунтирующий транзистор 12, резисторы

622199

20

3

13 — 18, диоды 19 — 21 и шину 22 стробсигнала. Причем коллекторы транзисторов 1 и

4 подключены к базам соответственно транзисторов 5 и 8, коллектор транзистора 11 непосредственно, а базы транзисторов 9 и

11 и коллектор транзистора 5 соответственно через резисторы 13 — 15 соединены с шиной питания. Шина 22 через диод 19 соединена с общей шиной, а через эмиттер коллекторный переход транзистора 9 — с базой транзистора 10, эмиттер которого через .последовательно включенные резистор 16 и диод 20 соединен с общей шиной, а коллектор подключен к базе транзистора 11, первый эмиттер которого через резистор 17 соединен с базой транзистора 12, связанной через диод 21 с общей шинной, а второй эмиттер соединен с базой транзистора 6 и эмиттером транзистора 5, связанным через резистор 18 с общей шиной, соединенной с эмиттерами транзисторов 8 и 12. Коллектор транзистора 12 соединен с базой транзистора 8, соединенного коллектором с выходом 7 и эмиттером транзистора 6, коллектор которого соединен с коллектором транзистора 5.

Формирователь работает следующим образом.

При отсутствии стробирующего импульса или подаче на шину 22 высокого потенциала, соответствующего уровню логической единицы, выходные транзисторы 5, 6 и 8 коммутируются усиленным дифференциальным сигналом компаратора, снимаемым с коллекторов транзисторов 1 и 4. При подаче на шину 22 низкого потенциала, соот ветствующего уровню логического нуля, инвертированный и усиленный транзистором 10 стробирующий импульс подается на базу двухэмиттерного транзистора 11. Снимаемый с его эмиттерной нагрузки — транзистора 12 положительный стробирующий сигнал чодается на базу транзистора 6, который, открываясь, формирует уровень логической,единицы независимо от потенциала на коллекторе транзистора 1, подключенного к базе транзистора 5. Резистор 15 ограничивает ток логической единицы. Одновременно положительный стробирующий импульс, снимаемый с резистивно-диодного делителя на резисторе 17 и диоде 21, воздействует на базу шунтирующего транзистора 12, насыщая последний, так что в его коллекторной цепи устанавливается низкий потенциал, отсекающий выходной транзистор 8. На выходе 7 установится уровень логической единицы независимо от уровней потенциалов коллекторных цепей управляющих дифференциальных усилителей. Предлагаемая схема выходного формирователя компаратора исключает прохождение усиленного дифференциального сигнала через транзисторы 9 и 10, что сводит к минимуму задержку переключения при заданном коэффициенте разветвления по выходу; реализует автономное стробирование каждого выхода компаратора, т. е. логический нуль, поданный на шину 22, реализует функцию запрета только по одному выходу 7, не оказывая отрицательного воздействия на комплементный выход компаратора.

Формула изобретения

Стробируемый формирователь, содержащий транзисторные управляющие дифференциальные усилители, коллекторы которых непосредственно подключены к базам выходных ключевых транзисторов, отлич а ю шийся тем, что, с целью обеспечения автономности выходов компаратора при подаче строб-сигнала и повышения быстродействия, в него введены вентильные элементы стробирования, каждый из которых дополнительно содержит двухэмиттерный повторитель стробирующего импульса и шунтирующий транзистор, причем база двухэмиттерного повторителя подключена к коллектору ипвертирующего транзистора вентиля, один из эмиттеров подключен к базе выходного ключевого транзистора, формирующего уровень логической единицы, второй эмиттер повторителя через резистор подключен к базе шунтирующего транзистора, эмиттер которого заземлен, а коллектор подключен к базе выходного ключевого транзистора, формирующего уровень логического нуля.

Источники информации, принятые во внимание при экспертизе

1. Патент США № 3843934, кл. 330 — 308, 22. 10.74.

2. Алексеенко А. Г. Основы микросхемотехники. М., «Сов. радио», 1976, с. 304.

622199 с

Ф у

1 ! 1 (г

1 у

Составитель А. Степанов

Редактор А. Купрякова

Техред О. Тюрина Корректор Е. Хмелева

Заказ 1511/12 Изд. ¹ 605 Тираж 1087

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва 5К-35, Раушская наб., д. 4/5

Подписное

Типография, пр. Сапунова, 2

Стробируемый формирователь Стробируемый формирователь Стробируемый формирователь 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для формирования импульсов, свободных от влияния дребезга контактов в устройствах с механическими контактами и для формирования коротких одиночных импульсов по фронту длинных импульсных или потенциальных сигналов

Изобретение относится к преобразовательной технике, в частности к детектированию амплитудных значений сигнала

Изобретение относится к преобразовательной технике, в частности к измерениям пиковых (амплитудных) значений сигнала

Изобретение относится к контрольно-измерительной технике и может быть использовано при измерении скорости вращения роторов турбонасосных агрегатов энергоустановок и других вращающихся узлов

Изобретение относится к импульсной технике и может быть использовано в системах автоматики и вычислительной техники при управлении сложными технологическими объектами, функционирующими в нечеткой обстановке

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к информационно-измерительной и вычислительной технике и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений, а также определения суммарного времени отказов электрооборудования при нестационарном напряжении в электрических сетях
Наверх