Шифратор для трансформаторного постоянного запоминающего устройства

 

Союз Советскин

Соииалмсти вских

Республик (»637868

ИЗОБРЕТЕН ИЯ (61) Дополнительное к авт. свиа-ву (22) Заявлено 12.07.76 {21) 2383842/18-2 с присоединением заявки 1че (23) Приоритет(43) Опубликовано15.12.78.Бюллетень №46 (45) Дата опубликования описания 18.12.78

{51) М. Кл.

С 11 С 17/02

Государственный комитет

Соввтв й(нннотров СИР оо делам нзобретеннй н открьпнй (53) УДК628.327. .6 { 088.8) H. H. Журавский, А. М. Селит ей, й, С. Трос и В. Е. Филиппов (72) Авторы изобретении (71) Заявитель

{ 1)»1 АТОР ЛЛ 1 ТРАНСФОРМАТОРНОГО ПОСТО ЩНО1-О

ЗАПОМ ИНА10ШЕГО УСТРОЙСТВА

Изобретение относится к автоматике и вычислительной технике и может быть использовано при создании быстродействующих постоянных запоминающих устройств.

Известны шифраторы для трансформаторных постоянных запоминающих устройств. Наиболее близким к изобретению техническим решением является шифратор для трансформаторного постоянного запоминающего устройства, содержащий сердечники, прошитые и обмотками, выходные шины, соединенные с началом второй и треть- то ей обмоток, концы которых соединены с началом и-й обмотки, концы первой и и-й обмоток соединены с шиной нулевого потенциала 11). Известный шифратор имеет малое быстродействие и недостаточную помехоустойчивость. Малое быстродействие его объясняется большой индуктнвностью цепи выходной обмотки: последовательно с каждой обмоткой включены две другие обмотки.

Целью изобретения является повышение быстродействия. В описываемом шифраторе это достигается тем. что в него введены транзисторы г общим эмиттсром н дополнительные обмотки, нач гло которых подклюItal к базам гран«гнет< ран, коллекторы с(>t .tant ны < ньь«о llll,I.;n нгнпамн, а концы дополнительных обмоток соединены с началом первой обмотки.

На чертеже представлена принципиальная схема описываемоГо шифратора, хра- нящего информацию в п-й системе счисления (для п = 41.

Шифрагор содержит обмотки 1 — 4, соответствующие цифрам «О», «1,», «2» и «3» четвертичного кода, и пр сшивающие сердечники 5 — 8 соответстве; зо. Сердечники б и

7 прошиты также обмотками 9 и 10. Начало обмоток 2 и 3 соединено с выходными шинами 1! и 12, концы обмоток 2 и 3 соединены с началом обмотки 4, конец которой соединен с шиной нулевого потенциала. Начало обмоток 9 и 10 подключено к базам транзисторов 13 и 14 с общим эмнттером, коллекторы которых подключены к выходным шинам 12 и !1 соответственно. Концы обмоток 9 и 10 соединены с началом обмотки 1, конец которой соединен с шиной нулевого потенциала.

Если возбужден сердечник 8 (двончный код «11»1, то положительный сигнал с обмотки 4 через обмотки 2 и 3 поступает на выходные шины l и 12. Благодаря трансформаторной связи между обмотками 2 и 9, 3 и 10, на базах транзисторов 13 и 14 по637868

Формула изобретения

«гтт".»Гоставитель Л. Амусьева

Редактор Л 1 к>рнна Техред (?. Лугттвав Корректор Л. Кравченко

Закал 712 т 4". Тираж 675 ((одннгн ге ((Н(((!(11(Госухарственного комитета Сов< га Минн гров (:C(.Ð гтгт дедам изобретений и открытий

I (ЗОЗ5. Мтн;ква. Ж-15, Рауш< каи иаб, д. 4г5

Фи внал П((П Патент>, г Увг г о(хтд, ул. Проектнан, являются отрицательные сигналы, запирающие эти транзисторы. Если возбужден сердечник 5 (двоичный код «00»), то положительный сигнал с обмотки 1 через обмотки

9 и 10 поступает на базы транзисторов 13 и 14, которые открываются и подключают выходные шины t I и 12 к шине нулевого потенциала. При возбуждении сердечника 6 (двоичный код «Ol ») положительный сигнал с обмотки 2 поступает на выходную шину

I l, а положительный сигнал с обмотки 9 открывает транзистор 13, подключая выходную шину 12 к шине нулевого потенциала, Аналогично работает шифратор при возбуждении сердечника 7 (двоичный код «10»)

Выходные шины 11 и 12 подключаются к шине нулевого потенциала, если по шине читается код «двоичный нуль». Этим блокируется прохождение сигналов помех на выходную шину 11 или 12.

По сравнению с известным в описываемом шифраторе уменьшается индуктивность выходной цепи, так как последовательно с возбужденной обмоткой подключается одна невозбужденная обмотка вместо двух. Это в значитсльнои степени повышает быстродействие шифратора.

Шифратор для трансформаторного по-, стоянного запоминающего устройства, содержащий сердечники, прошитые и обмотками, выходные шины, соединенные с начаt0 лом второй и третьей обмоток, концы которых соединены с началом и-й обмотки, концы первой и и-й обмоток соединены с шиной нулевого потенциала, отличающийся тем что, с целью повышения быстродействия шифратора, в него введены транзисторы с общим эмиттером и дополнительные обмотки, начало которых подключено к базам транзисторов, коллекторы — соединены с выходными шинами, а концы дополнительных обмоток соединены с началом первой обмотки.

20 Источники инфорМации, принятые во внимание при экспертизе:

1. Авторское свидетельство СССР № 491160, кл. G 11 С 17/00, 1974.

Шифратор для трансформаторного постоянного запоминающего устройства Шифратор для трансформаторного постоянного запоминающего устройства 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх