Рамка для прошивки запоминающих ферритовых матриц

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сказ Севе ивмх

Фецнеаюктичаеких

Реааубпйи

<" 642766 (63) Дополнительное м авт. свид-ву (22) Заявлено 080176 (21) 2311500/18-24 с лрисоедииеиием заявки 3В (23) Приоритет

Опубликовано 1501.79-Бюллетень И 2

Дата опубликования описания 1501.79 (И) М. Кл.

G11 С 5/02

Госуаарстнеииый комитет

СССР йо делам изобретений и открытий (68) УДК 628.327.6

{088.8) {

П.П.Воронин, А.А.Самиулина и Л.Г,Лобанова - =". -1 . - .;" э

1 . (72) Авторы изобретеиия (И) Заявитель (54) РАМКА ДЛЯ ПРОШИВКИ ЗАПОМИНАОШИХ

ФЕРРИТОВЫХ МАТРИЦ

Формула изобретения

Изобретение может быть испольэовано в области вычислительной техники, в частности, для прошивки запоминающих ферритовых матриц.

Известны рамки для прошивки запоминающих ферритовых матриц, содержащие контакты в виде штырей, запрессованных в рамку, либо в виде закрепленных на рамке печатных.проводников (1) .

Ю

Наиболее близкой к предлагаемой является рамка для прошивки ферритовых запоминающих матриц, содержащая основание с закрепленными на нем изоляционными колодками с металлизированными пазами (2).

Изготовление колодок для таких рамок очень трудоемко, требует слоиной технологии, а металлиэация контактов производится в дорогостоящих водородных печах.

Цель изобретения — упрощение технологии прошивки и повышение ее надежности.

Поставленная цель достигается тем, 5 что изоляи онные колодки установлены по периметру основания с шагом, равным шагу ферритовых матриц, а также тем, что колодки выполнены из термостойкой пластмассы.

На чертеже показано предлагаемое устройство, содержащее основание 1, изоляционные колодки 2 с металлиэированньми пазами 3, ферритовые матрицы 4.

В металлизированные пазы изоляционных колодок распаиваются концы прошивочных проводов. Изоляционные колодки изготавливаются методом прессования с последующей металлиэацией.

Использование предложенной рамки с пластмассовыми колодками позволяет значительно упростить технологию их изготовления, выдержать базовые размеры с минимальным допуском, сократить время монтажа, улучшить характеристики иэделия и повысить его надежность.

1. Рамка для прошивки запоминающих ферритовых матриц, содержащая основание с закрепленными на нем изоляционными колодками с металлизированными пазами, о т л и ч а ю щ а яс я тем, что, с целью упрощения технологии пронжвки и повькаения ее наСоставитель В. Гордонова

Техред О.Андрейко Корректор П.Макаревич

Редактор Н.Каменская

Заказ 7769/49 Тираж 630 Подписное

ННИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раукская наб., д. 4/5

Филиал ППП Патент, г.ужгород, ул.Hyoeròíaÿ, 4 дежности, изоляционные колодки установлены по периметру основания с шагом, равным шагу ферритовых матриц.

2. Рамка для прошивки запоминающих ферритовых матриц пс п.1, о т— л и ч а ю m а я с я тем, что колодки выполнены из термостойкой пластмассы.

Источники инФормацин, принятые во внимание при зкспертиэе:

1. Авторское свидетельство СССР

Р 362344, кл. G 11 С 5/02, 1972.

2. Авторское свидетельство СССР

9 434478, кл. G 11 С 5/02, l974.

Рамка для прошивки запоминающих ферритовых матриц Рамка для прошивки запоминающих ферритовых матриц 

 

Похожие патенты:

Изобретение относится к ПЗУ Х-конфигурации

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к устройству для создания отрицательного высокого напряжения, которое требуется, например, для программирования электрически стираемой программируемой постоянной флэш-памяти

Изобретение относится к схеме для генерации отрицательных напряжений с первым транзистором, первый вывод которого соединен с входным выводом схемы и второй вывод которого соединен с выходным выводом схемы и вывод затвора которого соединен через первый конденсатор с первым выводом тактового сигнала, со вторым транзистором, первый вывод которого соединен с выводом затвора первого транзистора, второй вывод которого соединен со вторым выводом первого транзистора и вывод затвора которого соединен с первым выводом первого транзистора и со вторым конденсатором, первый вывод которого соединен со вторым выводом первого транзистора, а второй вывод которого соединен со вторым выводом тактового сигнала, причем транзисторы являются МОП-транзисторами, выполненными, по меньшей мере, в одном тройном кармане (Triple Well)

Изобретение относится к средствам, обеспечивающим возможность адресации в устройстве, содержащем один или более объемных элементов

Изобретение относится к устройству хранения данных, к способу осуществления бездеструктивного считывания данных и способу придания поляризации парам субъячеек памяти

Изобретение относится к игровым системам и, в частности, к способам и средствам, позволяющим определять местоположение игрового устройства в казино
Наверх