Буферное запоминающее устройство

 

(72) Авторы изобретения

А» В е Шанин и В И. 1" орин (71) Заявитель (5 ) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и предназначено для использования в качестве входных буферных регистров систем обработки,информации.

Известно буферное запоминающее устройство БЗУ, содержащее разрядный статический регистр и логические элементы.

Такое БЗУ имеет простую структуру, но недостаточно надежно (1).

Из известных БЗУ наиболее близким по технической сущности к изобретению является устройство, содержащее статический регистр и логические элементы (2) .

Это устройство отличается высокой надежностью работы, но содержит дополнительно два триггера и имеет сложную схему.

11елью изобретения является упрощение устройства при сохранении его высокой надежности.

Для достижения поставленной цели в

БЗУ,содержащее статический регистр, один вход которого подключен к шине сброса, другие входы статического регистра соеди нены с выходами элементов И и со входами элемента ИЛИ вЂ” НЕ. Первые входы элементов И соединены с информационными шинами, выходы статистического регистра под- ключены ко входам первого элемента И-НЕ, введен второй элемент И-НЕ, входы которого соединены с выходами первого элемента

И-НЕ, и элементы ИЛИ-НЕ, а выход — со вторыми входами элементов И.

На чертеже представлена функциональная схема устройства.

Устройство содержит элементы И 1, статический регистр 2, элемент ИЛИ-HE 3, элементы И-НЕ 4, 5, шину сброса 6, информационные шины 7.

Работает устройство следующим образом, При поступлении сигнала на шину сброса 6 все триггеры регистра 2 устанавливаются в нулевое состояние, и на выходе элемента И-НЕ 4 формируется нулевой потенциал, который определяет единичный потенциал на выходе элемента И-НЕ 5 (в это время на выходе элемента ИЛИ-HE 3 присутствует единичный потенциал, определяемый нулями на сигнальных шинах устройства). С выхода элемента 5 этот единичный потенциал открывает элементы И 1, подготавливая устройство к записи. Входной код в виде импульсов единичного уровня, посту1

651412

Ч - Фс с..r . уу, ю пая на входы элементов И 1, устанавливает соответствующие разряды регистра 2 в единичное состояние. При,этом на выходе элемента И-НЕ 4 появляется единичный потенциал. Однако единичный потенциал на выходе элемента И-НЕ 5 не исчезает, так как он поддерживается нулевым потенциалом с выхода элемента ИЛИ-НЕ 3, Нулевой потенциал на выходе элемента

ИЛИ-НЕ 3 появляется с приходом первого кодового импульса и исчезает с окончанием последнего кодового импульса (рассинхронизация кодовых импульсов не.должна превышать длительности импульса). Таким образом, сигнал с выхода элемента 5 ((<нуль» на выходе элемента И-НЕ 5) появляется только по окончании процесса записи, что гарантирует надежную запись входной информации.

Предложенное БЗУ обладает высокой надежностью приема кодового слова, которая достигается тем, что сигнал блокировки появляется с окончанием последнего кодового импульса. Кроме того, схема БЗУ упрощена.

Формула изобретения

Буферное запоминающее устройство, со5 держащее статический регистр, один вход которого подключен к шине сброса, другие входы статического регистра соединены с выходами элементов И и со входами элемента

ИЛИ-НЕ, первые входы элементов И соединены с информационными шинами, выходы статического регистра подключены ко входам первого элемента И-НЕ, отличающееся тем, что, с целью упрощения устройства, в него введен второй элемент И-НЕ,входы которого соединены с выходами первого элемента И-НЕ и элемента ИЛИ-НЕ, а выход— со вторыми входами элементов И.

Источники информации, принятые во внимание при экспертизе

1. ФРГ, заявка № 2217045, 2О кл. G 11 С 19/00, 1973.

2. Авторское свидетельство СССР № 511631, кл. G 11 С 19/00, 26.08.74.

Составитель И. Затинайко

Редактор Л. Утехина Техред О.,Луговая Корректор М, Ряшко

Заказ 8!5/49 Тираж 680 Подписное!

1Н! сИ ПИ Государственного комитета СССР по делам изобретений и открытий

I!3035, Москва, Я-35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх