Устройство для пердачи и приема командных псевдослучайных последовательностей

 

САН ИЕ

ОП И

ИЗОБРЕТЕНИЯ и11655083

Союз Советских

Социалистических

Реслублик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 15.06.77 (21) 2496633/18-09 с присоединением заявки Ме (23) Приоритет (43) Опубликовано 30.03.79. Бюллетень М 12 (45) Дата опубликования описания 30.03.79 (51) М. Кл. Н 04 L 17(00

Государств:иный комитет

СССР ло делам изобоетеиий (53) УДК 621.394.14 (088.8) и открыгий (72) Авторы изобретения

Ф. Г. Гордон, М. Я. Вертлиб и А. И. Соколова (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА

КОМА НД Н ЫХ П СЕ ВДОСЛ УЧА Й Н Ъ|Х

ПОСЛЕДОВАТЕЛЬНОСТЕЙ

Устройство для передачи и приема командных псевдослучайных последовательностей касается электросвязи и может быть использовано для обмена большим количеством служебных команд. 5

Известно устройство для передачи и приема командных псевдослучайных последовательностей, содержащее на передающей стороне датчик кодов раздела и коммутатор, к входам которого подключены 10 соответственно выходы формирователя каналов, блока ввода команд, блока управления и регистра сдвига, к входу которого подключены выходы коммутатора через сумматор по модулю два, а на приемной 15 стороне — дешифратор кода «Пуск», выход которого подключен к входу селектора каналов, каждый выход которого подключен к соответствующим входам дешифраторов команд через соответствующий блок 20 интеграторов кодов, к другому входу которого подключен соответствующий выход анализатора кодов (1).

Недостатком описанного устройства является его низкое быстродействие. 25

Цель изобретения — повышение быстродействия устройства для передачи и приема командных псевдослучайных последовательностей.

Для этого в устройство для передачи и 30 приема командных псевдослучайных последовательностей, содержащее на передающей стороне датчик кодов раздела и коммутатор, к входам которого подключены соответственно выходы формирователя каналов, блока ввода команд, блока управления и регистра сдвига, к входу которого подключены выходы коммутатора через сумматор по модулю два, а на приемной стороне — дешифратор кода «Пуск», выход которого подключен к входу селектора каналов, каждый выход которого подключен к соответствующим входам дешифраторов команд через соответствующий блок интеграторов кодов, к другому входу которого подключен соответствующий выход анализатора кодов, на передающей стороне введены последовательно соединенные первый ключ и первый дополнительный сумматор по модулю два, при этом к другому входу первого дополнительного сумматора по модулю два подключен соответствующий выход регистра сдвига, а к входам первого ключа подключены соответственно дополнительный выход блока управления и выход датчика кодов раздела, к входам которого подключены соответствующие выходы формирователя каналов и блока управления, а на приемной стороне введены приемник кодов раздела, второй ключ, второй дополни655083

3 тельный сумматор по модулю два, элементы ИЛИ и элемент И, при этом вход дешифратора кода «Пуск» соединен с входами второго дополнительного сумматора по модулю два непосредственно и через последовательно соединенные приемник кодов раздела и второй ключ, к другому входу которого подключен соответствующий выход селектора каналов, к другим входам приемника кодов раздела подключены соответственно дополнительный выход дешифратора кода «Пуск» и выход элемента И, к входам которого подключены выходы блоков интеграторов кодов через соответствующие элементы ИЛИ, а выход второго 1 дополнительного сумматора по модулю два подключен к входу анализатора кодов.

На фиг. 1 приведена структурная электрическая схема передающей части описываемого устройства; на фиг. 2 — то же 20 приемной части, Устройство для передачи и приема командных псевдослучайных последовательностей содержит на передающей стороне датчик 1 кодов раздела, коммутатор 2, фор- 25 мирователь 3 каналов, блок 4 ввода команд, блок 5 управления, регистр 6 сдвига, сумматор 7 по модулю два, первый ключ 8 и первый дополнительный сумматор 9 по модулю два, на приемной стороне — дешифра- 30 тор 10 кода «Пуск», селектор 11 каналов, дешифраторы 12 команд, блок 13 интеграторов кодов, анализатор 14 кодов, приемник 15 кодов раздела, второй ключ 16, второй дополнительный сумматор 17 по моду- 35 лю два, элементы ИЛИ 18, элемент И 19, причем блок 13 интеграторов кодов состоит из элементов И 20 и интеграторов 21, а анализатор 14 кодов — из регистра 22 сдвига и сумматоров 23, 24 по модулю два. 40

Устройство для передачи и приема командных псевдослучайных последовательностей работает следующим образом.

При включении устройства из блока 5 управления в коммутатор 2 поступает сигнал, 45 осуществляющий подключение логической обратной связи к регистру 6 сдвига, обеспечивающий формирование кода «Пуск». Одновременно сигналом из блока 5 управления закрывается первый ключ 8, а датчик 5п

1 кодов раздела устанавливается на передачу первого кода раздела (первый образующий полином). На приемной стороне дешифратор 10 кода «Пуск» обеспечивает синхронизацию селектора 11 каналов и устанавливает приемник 15 кодов раздела в режим вычитания из поступающей информации первого кода раздела.

При поступлении очередной команды блок 4 ввода команд с помощью коммута- gp тора 2 и сумматора 7 по модулю два образуют и датчиков псевдослучайной последовательности, гдеа — число каналов. Вид обратной связи в каждом датчике псевдослучайной последовательности определяется д

4 номером команды. Формирователь 3 каналов обеспечивает поочередное подключение логической обратной связи к регистру 6 сдвига в соответствии с псевдослучайной последовательностью, которая должна передаваться по каждому из и каналов. В сумматоре 9 по модулю два осуществляется сложение псевдослучайной последовательности, передаваемой по первому каналу, с поступающим через первый ключ 8 кодом датчика 1 кодов, т. е. первый ключ 8 открывается в моменты времени, соответствующие передаче псевдослучайной последовательности по первому каналу.

На приемной стороне информация через сумматор 17 по модулю два поступает в анализатор 14 кодов. При этом в моменты времени, соответствующие приему информации по первому каналу, в сумматоре 17 по модулю два осуществляется через второй ключ 16 вычитание из принимаемой информации, прошедшей через первый полином приемника 15 кодов раздела.

В регистре 22 сдвига и сумматорах 23, 24 по модулю два анализатора 14 кодов осуществляется проверка соответствия закону формирования псевдослучайной последовательности. Сигналы приема псевдослучайной последовательности из анализатора 14 кодов поступают параллельно в блок 13 интеграторов кодов всех каналов, состоящих из т элементов И 20 и m интеграторов

21. Блок 13 интеграторов кодов, например, первого канала формирует сигналы приема соответствующей псевдослучайной последовательности по первому каналу, так как на него поступает сигнал первого канала селектора каналов.

Сигналы с выхода блока 13 интеграторов кодов поступают на дешифраторы 12 команд, которые формируют сигнал приема данной команды при приеме соответствующих псевдослучайных последовательностей по соответствующим каналам. Элементы

ИЛИ 18 образуют схему формирования сигнала о приеме любой команды — при наличии на выходах всех и элементов ИЛИ сигнала приема псевдослучайной последовательности, По сигналу приема команды приемник 15 кодов раздела переключается на режим вычитания по второму полиному, следовательно, очередная команда будет принята после изменения кода раздела в датчике 1 кодов раздела. После декодирования очередной команды приемник 15 кодов раздела снова переключается на первый полипом и так далее, Данное устройство может робатать как в дуплексном, так и в симплексном режиме.

В дуплексном режиме смена кода раздела осуществляется по сигналу приема команды, переданному из другого пункта.

В симплексном режиме смена кода раздела осуществляется по квитанционному сиг655083 налу о приеме команды, который может представлять, например, набор псевдослучайных последовательностей, передаваемых в прямом направлении.

Формула изобретения

Устройство для передачи и приема командных псевдослучайных последовательностей, содержащее на передающей стороне датчик кодов раздела и коммутатор, к 10 входам которого подключены соответственно выходы формирователя каналов, блока ввода команд, блока управления и регистра сдвига, к входу которого подключены выходы коммутатора через сумматор по мо- 15 дулю два, а на приемной стороне — дешифратор кода «Пуск», выход которого подключен к входу селектора каналов, каждый выход которого подключен к соответствующим входам дешифраторов команд через 20 соответствующий блок интеграторов кодов, к другому входу которого подключен соответствующий выход анализатора кодов, о тличающееся тем, что, с целью повышения быстродействия устройства, на пере- 25 дающей стороне введены последовательно соединенные первый ключ и первый дополнительный сумматор по модулю два, при этом к другому входу первого дополнительного сумматора по модулю два подключен 30 соответствующий выход регистра сдвига, а к входам первого ключа подключены соответственно дополнительный выход блока управления и выход датчика кодов раздела, к входам которого подключены соответствующие выходы формирователя каналов и блока управления, а на приемной стороне введены приемник кодов раздела, второй ключ, второй дополнительный сумматор по модулю два, элементы ИЛИ и элемент И, при этом вход дешифратора кода «Пуск» соединен с входами второго дополнительного сумматора по модулю два непосредственно и через последовательно соединенные приемник кодов раздела и второй ключ, к другому входу которого подключен соответствующий выход селектора каналов, к другим входам приемника кодов раздела подключены соответственно дополнительный выход дешифратора кода «Пуск» и выход элемента И, к входам которого подключены выходы блоков интеграторов кодов через соответствующие элементы ИЛИ, а выход второго дополнительного сумматора по модулю два подключен к входу анализатора кодов.

Источники информации, принятые во внимание при экспертизе

1. Гордон Ф. Г. и др. О фазировании датчиков испытательных тестов. — «Вопросы радиоэлектроники». Техника проводной связи. 1965, сер. XI, вып. б, с. 82.

655083 моиг Г

Составитель В. Лякишев

Техред А. Камышникова Корректор Л. Брахнина

Редактор К. Щадилова

Заказ 184/5 Изд. Ме 224 Тираж 779 Подписное

НПО Государственного комитета СССР по делам изобретений и открытий

113035, Москва, К-35, Раушская наб„д. 4/5

Типография, пр. Сапунова, 2

Устройство для пердачи и приема командных псевдослучайных последовательностей Устройство для пердачи и приема командных псевдослучайных последовательностей Устройство для пердачи и приема командных псевдослучайных последовательностей Устройство для пердачи и приема командных псевдослучайных последовательностей 

 

Похожие патенты:

Изобретение относится к электросвязи

Изобретение относится к устройству и способу канального кодирования/декодирования для системы связи, а более конкретно к устройству и способу канального кодирования/декодирования для выполнения программно-решаемого итеративного декодирования

Изобретение относится к радиотехнике и может быть использовано в системе передачи и приема информации ОНЧ-диапазона, использующей широкополосные псевдослучайные сигналы с последовательным переключением радиочастот и помехоустойчивым корректирующим кодированием и функционирующей в условиях воздействия импульсных, сосредоточенных по спектру, сигналоподобных помех и белого гауссовского шума

Изобретение относится к системам связи

Изобретение относится к беспроводной связи и может использоваться для генерирования унитарных матриц для предварительного кодирования для MIMO- системы

Изобретение относится к технике приема дискретной информации и может быть использовано в системах связи, передачи данных и ввода-вывода информации

Изобретение относится к технике передачи сообщений, телеметрии, телевидения
Наверх