Двуканальный дискриминатор импульсов

 

Союз Советсинк

Соцнапнстнчесннк .

Республик (1696598 (61) Дополнительное к авт. свид-ву (51)М. Кл, (22)Заявлено 15.04.77(21) 2476713/18-2. Н 03 К 5/3.8 с присоединением заявки М (23)Прио итет

Гфвудврстввнньй квинтет

СССР нв делам нзаарвтвннй и втлритнй

Опубликовано 05 тт 79. Бюллетень Рй 41 (рЦ уД e2Z.374.

;. 3 (088. 8) Дата опубликования описания 05,11,79, (72) Авторы изобретения

° E. Б. Рабинович н И. К. Щмуклер (71) Заявитель (54) ДВУХКАНАЛЬНЫЙ ДИСКРИМИНАТОР ИМПУЛЬСОВ

Изобретение относится к имттульоной технике.

Известен. двухканальный дискриминатор, содержащий два трнггерных каскада, каждый as которых содержит два попеременно включаемых триггера н формирующие 3 - К входные схемы. Каж= дый трнггерный каскад имеет тактовый вход, общий для обоих каскадов и оба тактовых входа совместно возбуж. даются одной нз двух принимаемых импульсных последовательностей. Другая нз принимаемых импульсных последовательностей поступает на соединенные

3 - К входные схемы одного трнггерного каскада непосредственно, а на соединенные 3 - К входные схемы другого триггера через инвертор. Выходная импульсная последовательность появляется на выходе одного нли на выходе другого трнггерного каскада в зависимости от взаимного сдвига фаз принимаемых импульсных последовательносй,1i).

Недостатком данного дискриминатора является отсутствие, жгнала йа одном

as выходов прн некоторых соотношениях входных сигналов.

Наиболее близким по технической сущности к предлагаемому является двухканальный дискриминатор, содержащий два RS -rpmòeðà, первые входы которых соединены со входными шинамн и первыми входами двух трехвходовых логических елементов И, вторые входы которых подключены соответственно к выходам RS триггеров, причем второй вход R5-триггера н третий вход трехвходового лотического элемента И первого канала соединен со входной шиной второго ключа канала (2 J.

Недостатком данного дискриминатора является недостаточная надежность.

Белью изобретения является .повышение надежности.

Поставленная пель достигается тем, что в двухканальный дискриминатор, содержащий два RS -триггера, первые

696598!

45 входы которых соединены со входными шинами и первыми входами двух трехвходовых логических элементов И, вторые входы которых подключены соответственно к выходам RS -триггеров, причем второй вход R5 -триггера и третий вход трехвходового логического элемента И первого канала соединен со входной шиной второго кюпоча канала, введен логический элемент НЕ, вход которого соединен со входной шиной первого канала, а выход подключен ко второму входу RS -триггера и третьему входу трехвходового логического элемента И второго канала.

Структурная электрическая схема описываемого дискриминатора приведена на чертеже.

Описываемый дискриминатор содержит триггеры 1, 2, трехвходовые лого гические элементы И 3, 4, логический элемент НЕ 5, Входные сигналы поданы на входные шины 6, 7. Выходные сигналы снимаются с выходов 8, 9.

Дискриминатор работает следующим образом; при сигналах "ноль на входных шинах 6, 7 триггер 1 находится в состоянии единица", а триггер 2— в состоянии "ноль". Логические эле30 менты И 3, 4 имеют на входах запрещающие ситналы и на выходах дискриминаторов 8 и 9 имеется сигнал

"ноль, При появлении импульса на входной шине 7 и отсутствии импульса, 35 на входной шине 6 состояние выходов

8 и 9 не изменяется, так как не из- менились сигналы на.выходах всех элементов дискриминатора.

При появлении переднего фронта импуль-4О са на входной шине 6 во время действия импульса на входной шине 7 на выходе дискриминатора 8 появится сигнал

"единица», так как триггер 1 сохранил состояние единица, а на остальных входах логического элемента И 3 появился сигнал «единица .

Одновременно сигнал "ноль"на выходе логического элемента НЕ 5 опрокинет триггер 2 в состояние, единица .

После исчезновения импульса на входной шине 7 и при существовании импульса на входной шине 6 на выходе 8 исчезнет импульс, триггер 1 опрокинется в состояние "ноль". После исчезновения импульса на входной шине 6 все элементы схемы вернутся в исходное состояние. Если фаза импульсных последовательностей соответствует описанному выше чередованию импульсов, то при каждом прохождении пары импульсов на выходе 8 дискриминатора появляется сигнал. При появлении на входной ши не 6 импульса и отсутствии импульса на входной шине 7 на выходе логического элемента HE 5 появляется сигнал "ноль», триггер 1 опрокинется в состояние "ноль, триггер 2 опрокинется в состояние "единица, на выходах 8 и

9 дискриминатора сигнала нет.

При появлении импульса на входной шине 7 во время существования импульса на входной шине.6 состояние выходов элементов не меняется. После исчезновения импульса на входной шине

6 во время существования импульса на входной шине 7 на выходе логического элемента 5 появляется сигнал «единица", триггер 1 опрокицывается в состояние "единица и на выходе 9 дискриминатора появляется сигнал единица".

После исчезновения сигнала на входной шине 7 все элементы схемы возвращаются в исходное состояние. Если фаза импульсных последовательностей на шинах 6, 7 соответствует описанному выше чередованию импульсов, то при каждом прохождении пары импульсов на выходе 9 дискриминатора появляется сигнал единица . Если первым появится импульс на входной шине 7, а затем импульс на входной шине 6, то на выходе 8 появится сигнал "единица", Если импульс на входной шине 6 исчезнет, а на входной шине 7 сохранится (что соответствует смене фазы импульсных последовательностей), то на выходе 9 появится сигнал единица".

Если первым появится импульс на входной шине 6, а затем импульс на входной шине 7, то на выходах 8 и 9 сигнала единица не будет.

Если импульс на входной шине 7 исчезнет, а на входной шине 6 сохранится (что соответствует смене фазы импульсных последовательностей), на выходах 8 и 9 сигнала единица» не будет.

Таким образом, ситнал единица на выходе 8 дискриминатора появится тогда, и только тогда, когда передний фронт импульсов второй импульсной последовательности приходится на время действия первой импульсной последова.тельности, а сигнал "единица" на вы.ходе 9 дискриминатора появляется тог696598

Составитель А. Артюх

Редактор Н. ВеселкинаТвхред Л. Алферова КорректорГ. Назарова

Заказ 6790/56 Тираж 1060 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж35, Раушская наб., д. 4/5

Филиал ППП "Патент, r. Ужгород, ул. Проектная, 4 да> и только тогда, когда задний фронт импульса второй импульсной последовательности приходится на время действия импульса первой импульсной последовательности. При использовании дискриминатора с импульсным цатчиком перемещения моментам прохождения границ соответствуют фронты импульсов второй импульсной послецовательности, приходящиеся на время действия импульсов первой входной последовательности. Дискриминатор вырабатывает счетные импульсы суммирующие" при прохож денни гранип в одном направлении и

"иычитающие" при прохождении гранил в обратном направлении независимо от момента изменения направления движения.

Формула и зобретения

Двухканальный дискриминатор им.пульсов, содержащий два 45--триггера, первые входы которых соединены со входными шинами и первыми входа- ми двух трехвходовых логических элементов И, вторые вхоцы которых подключены соответственно к выходам

RS -триггеров, причем второй вход

RS -триггера и третий вход трехвходового логического элемента И первого канала соединен со входной шиной второго канала, о т л и ч а ю щ и и = я тем, что, с целью повышения надежности, в него введен логический элемент

НЕ, вход которого соединен со входной шиной первого канала, а выход подключен ко второму входу RS -триггера и третьему входу трехвходового логического элемента И второго канала.

Источники информации, принятые во внимание при экспертизе изобретения

1. Патент ФРГ № 2143013, кл. Н 03 К 5/156, 4.03.1973.

2. Патент Япония i¹ 49-27058, кл. 110 В 15. 15.07.74.

Двуканальный дискриминатор импульсов Двуканальный дискриминатор импульсов Двуканальный дискриминатор импульсов 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх