Устройство для контроля цифровых блоков

 

(и 703819

Союз Соеетскик

Социалмстическна

Республик

ОПИСАНИИ

И ЗОБРЕТЕ Н ИЯ,. к лвтовском свнд тпльствю Q I (61) Дополнительное к авт. свид-ву— (22) Заявлено 02.03.77 (2t )2458199/18-24 с присоединением заявки,%— (23) П рноригет

Опубликовано15.12. 79 Бюллетень pk 46 (51)M. а(.л.

Я 06 F 11/04 (л 06 F 15/46 ЪвудлРС|аанньм намнет

СССР де делам нзабретеннй н вткрытнй (53) УДК, 681, 327..17(088.8) Дата опубликования описания 20 12 79

Ю. С. Манукян, Ю. A. Джагаров, . г. И, Фипатов и С. В. Сепезнев (72) Авторы изобретения

Тбилисский филиал Всесоюзного научно-исспедоватепьского института метрологии им. Д, И. Мендепеева (7!) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ

БЛОКОВ

Изобретение относигся к области контропя цифровых эпектронных устройств и может быть использовано дпя тестового испытания цифровых устройств с малыми объемами тестов, Известны устройства дпя контроля микроэпектронных схем, содержащие запоминающие. блоки, блоки записи, регистры тестов и блоки сравнения, посредством которых в испытуемую схему вводятся

36 контрольные сигналы и осуществпяется анализ ее реакций (1 Недостаток извесгных устройств состоит в сложности их конструкции, Наиболее близким к данному по сущ15 ности технического решения является устройство дпя контоопя электрических бпоков, содержащее генератор импульсов, соединенный выходом со входом счетчика, узел индикации, регистр откликов, подкпюченный выходами к соответствующим входам первого коммутатора, группа вы ходов которого соединена с первой группой входов схемы сравнения, соединенной вто2 рой группой входов с группой выходов контролируемого бпока, регистр входных комбинаций тестовых сиги апов, соединенный выходами с соответствующими входами второго коммутатора, группа выхо дов которого подкпючена к группе вхо дов контролируемого блока, адресные входы первого и второго коммутаторов соединены с соответствующими выходами счетчика f2) .

Недостатком этого устройства явпяется спожность конструкции.

Цепью изобретения явпяется упрощение устройства.

Поставленная цепь достигается тем, что в устройство введены эпемент ИЛИ и перекпючатепь режимов, причем управпяющий вход генератора импупьсов соединен с выходом эпемента ИЛИ, первый вход которого соединен через перекпю- чатепь рекимов с выходом узпа индикации, а второй вход — с управляющим выходом счетчика и входом узпа индикации, информационные входы которого соедине3 7038 1 ны с соответствующими выходами схемы сравнения, а адресные входы — с соответс твующими выходами сче тчика, Кроме того, узел индикации содержит матричный коммутатор, соединенный входамй строк и входами столбцов соответственно с информационными и адресными входами узла, два элемента ИЛИ, элемент запрета, элемент И, триггеры и индикаторы, причем выходы матричного ком- о мутатора подключены ко входам соответствующих триггеров, соединенных выхо- дами со входами соответствующих индикаторов, входы первого элемента ИЛИ подключены соответственно к информационным входам узла, а выход — к выходу узпа и первым входам элементов И, вторые входы которых подключены к. соответствующим адресным входам узла, выход каждого элемента И соединен со входом триггера, выход которого подключен к индикатору и соответствующему входу второго элемента ИЛИ, соединенного выходом со входом запрета элемента запрета, инфор- 25 мационный вход которого подключен к первому входу узла, в выход — к индикатору.

Схема устройства представлена на чертеже.

Устройство содержит генератор 1 им-зс пульсов, счетчик 2, регистр 3 откпиков, регистр 4 входных комбинаций тестовых сигналов, коммутаторы 5, узел 6 индикации, схему 7 сравнения, элемент ИЛИ 8, переключатель 9 режимов, матричный 3s коммутатор 10, ячейки 11 фотоприемной матрицы, элементы И 12,.элементы ИЛИ

13, элементы 14 антисовпадений, элемент

15 запрета, триггеры 16, индикаторы 17 и контролируемый блок 18. 40

Устройство работает следующим образом.

Устройство, считывающее информацию с перфокарты, на которой закодированы ,з входные .комбинации" теста и соответству-45

I ющие им коды реакций контролируемого блока 18, работает в двух режимах: "от- браковка" и "испытание". B,ïåðâîì ре-. жиме цепь на элемент ИЛИ 8, проходящая через переключатель 9, замкнута, во 50 втором -разомкнута. При использовании фотосчитывающего устройс тва возбуждаютб 1 ся ячейки 11, которые образуют регисг- -. ры3и4.

Импульсами генератора 1 счетчик 2 переключается, выдавая нв коммутаторы

S адрес, в результате чего нв контролируемый блок 18 и схему 7 сравнени

9 4 синхронно подаются соответственно контрольные сигналы теста и ожидаемой реакции блока. Выходные сигналы блока 1 8 поступают на элементы 14 схемы 7 cpAR» пения, нв которых присутствуют эталон ные сигналы. Если хотя бы один элемент

1 4 антисовпадений возбудится, что означает неправильность реакции контролируемого блока 18, на соответствующем выходе матричного коммутатора 10 появится сигнал, который переключит подключенный к этому входу триггер 16 и возбудит индикатор 17. При этом возбудивщийся индикатор 17 точно отобразит номер тестовой комбинации и номер выхода блока 18, на котором наблюдается неверная: реакция.

Если на всех тестовых комбинациях реакции блока 18 совпали с эталонными, то на поспеднем шаге счетчика 2 блокируется генератор 1(сигналом через эпемент ИЛИ 8) и выключается индикатор

1 7, подключенный через элемент 15 запрета.

Различие в режимах работы состоит в том, что в режиме "отбраковка" происходит бйокировка генератора 1 при первом откпоненми (возбуждается один из элементов 14) по сигнапу с элемента ИЛИ 13 узла 6 индикации, собирающего все выходные сигналы схемы 7. При этом процесс контроля прерывается.

В режиме "испытание" режим контроля не прерывается, и после завершения проверки возбужденные индикаторы указывают номера тестовых комбинаций, на которых ошибался контролируемый блок 18, и номера выходов, где набпюдапись ошибки по каждой тестовой комбинации.

Таким образом, простая констру ци устройства позволяет оперативно контролировать цифровые блоки с небольшими объемами проверок и анализировать воз .4 можные неисправности блока.

Формула изобретения

1, Устройство дпя контроля цифровых блоков, содержащее генератор импульсов, соединенный выходом со входом счетчика, узел индикации, регистр, откликов, подкпюченный выходами к соответствую щим входам первого коммутатора, группа выходов которого соединена с первой группой входов схемы сравнения, о ди1ненной второй группой входов с r pvrrrroA.7038 19

ЦИИИПИ Заказ 7814142 Тираж 780 Подписное

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 выходов контролируемого блока, регистр входных комбинаций тестовых сигналов, соединенный выходами с соответствукипими входами второго коммутатора, группа выходов которого подключена к группе входов контролируемого блока, адресные входы первого и второго коммутаторов соединены с соответствующими выходамисчетчика, отличающееся тем, что, с цельк упрощения устройства, в него введены элемент ИЛИ и переклкьчатель режимов, причем управляющий вход генератора импульсов соединен с выходом элемента ИЛИ, первый вход которого соединен через переключатель режи15 мов с выходом узла индикации, а второй вход — с управляющим выходом счетчика . и входом узла индикации, информационные входы которого соединены с соответствующими выходами схемы сравнения, а

20 адресные входы — с соответствующими выходами счетчиков.

2. Устройство по и. 1, о т л и ч аю щ е е с я тем, что узел индикации со25 держит матричный коммутатор, соединен ный входами строк и входами столбцов соответственно с информационными и адресными входами узла, два элемента ИЛИ, элемент запрета, элементы И, триггеры и индикаторы, причем выходы матричного коммутатора подключены ко входам соответствующих триггеров, соединенных выходами со входами соответствующих индикаторов, входы первого элемента ИЛИ подклкчены соответственно к информационным входам узла, а выход» к выходу узла и первым входам элементов И, вторые входы которых подключены к соответствующим адресным входам узла, выход каждого элемента И соединен.со входом тригге ра, выход которого подключен к индикатору и соответствующему входу второго элемента ИЛИ, соединенного выходом со входом запрета элемента запpeI а, информационный вход которого подключен к первому входу узла, а выходк индикатору.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 273342, кл. G 01 Я 31/28, 1968.

2. Патент США № 3633 016, кл. 6 06 F 11/00, 1970 (прототип).

Устройство для контроля цифровых блоков Устройство для контроля цифровых блоков Устройство для контроля цифровых блоков 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике

Изобретение относится к области испытания и контроля цифровых полупроводниковых интегральных микросхем (ИС) и может быть использовано в сборочном производстве электронных средств при входном контроле показателей радиационной стойкости ИС, содержащих запоминающие устройства (ЗУ)

Изобретение относится к ремонтному обслуживанию персональных компьютеров, а именно к диагностике работоспособности аппаратных средств и программного обеспечения

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места потенциально неисправного устройства, входящего в состав цифрового блока

Изобретение относится к области диагностики технических систем и может быть использовано при диагностике состояния технических систем различной степени сложности

Изобретение относится к средствам тестирования взаимосвязанных больших интегральных микросхем (БИС) на уровне плат в реальных условиях эксплуатации
Наверх