Обнаружитель ошибок

 

О САНИЕ

Союз Советских

Социалистических

Республик (щ705692

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (б1) Дополнительное к авт. сеид-ву— (51)М. Кл. (22) Заявлено 140778(21) 2645691/18-09 с с п эисое@инениеь заявки ¹H 04 L 1/10

Государственный комитет

СССР о делан изобретений н открытий

Олу5ликоеано 25.12,79. Б оллетень № 47

Дата олубликованиия описания 25.1279 (53) УДК 621 ° 394. .14(088.8) (72) Автор изобретения

С.В. Зиловянский (7)j Заявитель (54) ОБНАРУЖИТЕЛЬ ОШИБОК

Изобретение относится к электросвязи и может использоваться в приборах для определения коэффициента ошибок в линейных трактах цифровых систем передачи.

Известен обнаружитель ошибок, содержащий последовательно соединенные переключатель, регистр сдвига и первый полусумчатор, выход которого подключен к второму входу переключателя, а также последователь но соединенные второй полусумматор и интегратор ошибок, выход которого подключен к управляющему входу переключателя (1).

Однако этот обнаружитель имеет недостаточную точность обнаружения ошибок . цель изобретения - повышение точности обнаружения ошибок .

Для этого в обнаружитель ошибок, содержащий последовательно соединенные переключатель, регистр сдвига и первый полусумматор, выход которо"

ro подключен к второму входу переключателя, а также последовательно соединенные второй полусумматор и интегратор ошибок, выход которого подключен к управляющему входу переключателя, введены элемент задержки и преобразователь кода передачи, к входу которого подключен выход первого пслусумматора, а выход преобразователя кода передачи подключен к первому входу второго полусуьматора, к второму входу которого подключен выход элемента задержки, вход которого подключен к входу обнаружителя ошибок.

Иа чертеже приведена .структурная электрическая схема предлагаемого устройства.

Обнаружитель ошибок содержит переключатель 1, регистр 2 сдвига, два полусумматора 3 и 4, преобразователь 5 кода передачи, элемент задержки 6, интегратор 7 ошибок.

Устройство работает следующим

: образом.

Обнаружитель ошибок в зависимости от состояния переключателя 1 может находиться в одном из двух режимов — режиме фазирования или режиме измерения. В режиме фазирования входной сигнал поступает на вход регистра 2 сдвига, а цепь обратной связи между выходсм первого полусумматора 3 и входом регистра 2

7056692

Формула изобретения ра-зомкнута, При появлении в ""входном сигнале достаточно длиííorо отрез— ка, свободного от ошибок и не содержащего кодовых вставок (т.е. отрез— ка псевдослучайной последовательности (ПСП), в котором отсутствуют 5 комбинации из n+1 и более последовательных нулей), на выходе перв ого пол у сумматора 3 формируется этот же, свободный от кодовых вставок, отрезок ПСП. Преобразователь 5 10 кода передачи на протяжении этого отрезка не вводит в ПСП вставок к о- да -и на входы второго полусумматора 4 приходят идентичные и синфазные ПСП (задержка, вносимая преобразователем 5 кода передачи компен сируется элементом задержки 6). При этом на выхОде второго полусумматора 4 импульсы ошибок отсутствуют и через время, определяемое постоянной времени интегратора 7 ошибок, пере- . ключатель 1 замкнет цепь обратной связи между первьм йолусумматором 3 и р гистром 2 и отключит вход регистра 2 от входа обнаружителя ошибок. В образованном при этом генера-, торе ПСП будет продолжать формироваться ПСП, синфазная с йрийймаемой ПСП, но не содержащая кодовых вставок .

Прй появлении на выходе первого полусумматора 3 отрезков ПСП, содержащих и+1 и более последовательных

- нулей, преобразователь 5 кода передачи вводит в эти отрезки кодовые вставки, идентичные вставкам," йояв= ляющимся в эти же моменты времени

= в" входном сигнале. Таким образом, при отсутствии ошибок в входном сигнале на второй полусумматор 4 поступают идентичные ПСП с идентичными кодовыми вставками и,следовательно, 40 на выходе полусумматора 4 импульсы отсутствуют.-Появление каждой. ошибки в входном сигнале вызывает появление импульса на выходе полусумматора 4, являющегося выходом обнаружителя ошибок.

При нарушениях нормаль чой работы (перерыВ связи, сбой синхронизации и т.п.) на выходе обнаружителя ошибок возникает пакет импульсов ошибок, переключатель 1, управляемый интегратором 7, переводит обнаружитель ошибок в режим фазирования до появления на входе обнаружителя ошибок неискаженного сигнала, после чего рассмотренный процесс повторяется.

Обнаружитель ошибок, содержащий последовательно соединенные переклю- чатель, регистр сдвига и первый полусумматор-, выход которого подключен к второму входу переключателя, а также последовательно соединенные второй полусумматор и интегратор ошибок, выход которого подключен к управляющему входу переключателя, отличающийся тем, что, с целью увеличения точности обнаружения ошибок, введены элемент зедержки и преобразователь кода передачи, к входу которого подключен выход первого полусумматора, а выход преобразователя кода передачи подключен к первому входу второго по лусумматора, к второму входу которого подключен выход элемента задержки, -вход которого подключен к входу обнаружителя ошибок.

Источники информации, принятые во внимание при экспертизе

1. Гордон Ф.1, Нурмухамедов Л.Х, О фазировании датчиков испытательHbHc тестов. Йопросы радиоэлектроники. Техника проводной связи, вып.

6, 1965 (прототип) .

705692

Составитель В. Маврин

Редактор H. Хлудова tTexpem М.Келемеш Корректор М, шароши

Эаказ 8056/64 . Тираж 775 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, МосКва, Ж-35, Раушская наб., д.4/5

Филиал ППП Патейт, г. Ужгород., ул. Проектная, 4

Обнаружитель ошибок Обнаружитель ошибок Обнаружитель ошибок 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении аппаратуры передачи и обработки цифровой информации, в устройствах декодирования кода Рида Соломона (далее РС-кода)
Наверх