Логическое запоминающее устройство

 

", A

ОПИСАННЫЕ

КЗОБРЕ)(ЕИЙЯ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено171077 (21) 2531164/18-24 (5 ) с присоединением заявки Мо (23) Приоритет

С 06 F 7/50 а 11 С 15/00

Государственный комнтет

СССР оо делам изобретены и н открыт-ий

Опубликоваио1 501.80 Бюллетень Ио 2

Дата опубликования описания 18.01.80 (53) УДК681. 327. 6 (088.8) (72) Авторы изобретения

Я.A,Õåraãóðîâ, Ю.A. Попов, N. Г.Юшкетов, A.И.Степанов и В . В . Есипов

Иосковский ордена Трудового Красного Знамени инженернофизический институт (71) Заявитель (54) лоГическое элпсииюющ.=к устройстВо

Изобретение относится к области вычислительной техники и может быть использовано в процессорах специализированных высоконадежных Ц3М.

Известны логические запоминающие устройства, содержащие магнитные сердечники, прошитые шинами записи, считывания и выходными шинами в соответствии с таблицами выполнения логических операций (lj, Недостатком их является низкое быстродействие.

Известно также логическое запоминающее устройство, содержащее матричный накопитель из тая магнитных запоминающих элементов с прямоугольной петлей гистерезиса, прошитых шинами записи первого и второго операндов, шинами сброса и выходными шинами, и усилители-формирователи (21, Недостатком такого устройства является низкое быстродействие, Цель изобретения — повыаение быстродействия.

Это достигается тем, что предлагаемое устройство содержит в каждом разряде дополнительный магнитный запоминающий элемент с прямоугольной. петлей гистерезиса, каждый из которых прошит соответствующей шиной записи первого операнда, выходной шиной и (пт- 1) -бй шиной считывания, причем конец иины записи первого операнда каждого дополнительного магнитного запоминающего элемента соединен с шиной считывания остальных магнитных запоминающих элементов, а, выходные шины каждого дополнительного магнитного запоминающего элемента подключены ко входам соответствующих усилителей-формирователей, выходы которых подключены к шинам сброса.

На чертеже показана блок-схема предлагаемого логического запоминающего устройства (для примера en= 4), где магнитные элементы показаны услов но.

Устройство содержит матричный накопитель 1, состоящий из Рмагнитных элементов 2, прошитых шинами 3 записи первого операнда и шинами 4 записи второго операнда. Кроме того, устройство содержит 9 дополнительных .магнитных элементов 5, прошитых шинами записи первого операнда 3, выходными шинами,6 и (e- 1) -ой шиной считывания 7. Конец шины записи каждого дополнительного элемента подключен к шинам считывания друг.<х элеме нтов . Выходные шины дополнитель—

710041

Формула изобретения

ЦНИИПИ Заказ, 8861/49

Тираж 751 Подписное

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 ных элементов подключены через уси лители-формирователи 8 к шинам сброса 9 матричного накопителя.

Устройство работает следующим образом.

В первом такте производится подача (запись) первого операнда в коде

1 из М, где тт- основание системы счисления, по шинам 3, При этом ток записи переключает магнитные элементы одной из строк накопителя 1 из исходного состояния намагниченности 0 в состояние 1 . Этот же ток производит запись 1 в один из до. полнительных магнитных элементов 5 и одновременно считывает остальные дополнительные магнитные элементы.

Если код первого операнда в.данном цикле не совпадает с кодом первого операнда предыдущего цикла, то ток по шинам 7 вызывает переключение одного из элементов 5 с ранее записанной 20 информацией, Выходной сигнал с этого элемента через соответств ующий усилитель-формирователь 8 поступает на одну из шин сброса 9 накопителя 1, Таким образом, цикл работы устройства включает два такта: подача первого операнда — сброс лишних элементов строки, переключенной в предыдущем цикле; подача второго операнда — считывание результата логической операции, Введение в устройство дополнительных магнитных элементов для запоминания кода первого операнда предыдуще, го цикла и усилителей-формирователей, подключенных к самостоятельным шинам сброса каждой из строк накопителя, позволяет повысить быстродействие устройства в 1,5 раза, Логическое запоминающее устройство, содержащее матричный накопитель из магнитных запоминающих элементов с прямоугольной петлей гистерезиса, прошйтых шинами записи первого и второго операндов, шинами сброса и выходными шинами, и усилители-формирователи, о т л и ч а ю щ е е с ятем, что, с целью повышения быстродействия устройства, оно содержит в каждом разряде дополнительный магнитный запоминающий элемент с прямоугольной петлей гистерезиса, каждый из которых прошит соответствующей шиной записи первого операнда, выходной шиной и (П - 1) -ой шиной считывания, причем конец шины за= писи первого операнда каждого дополнительного магнитного запоминающего элемента соединен с шиной считывания остальных магнитных запоминающих элементов, а выходные шины каждого дополнительного магнитного запоминающего элемента подключены ко входам соответствующих усилителей-формирователей, выходы которых подключены к шинам сброса.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 434412, кл. G06 F 7/50, 1972, 2. Патент США Р 3069086, кл, 235-176, опубл. 1962 (прототип) .

Логическое запоминающее устройство Логическое запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации специализированных мультипроцессорных вычислительных систем, микроконтроллерных сетей и средств параллельного обмена информацией в измерительных системах

Изобретение относится к области структурного распознавания образцов и может быть использовано в автоматизированных системах оперативной диагностики технического и функционального состояний многопараметрического объекта по данным измерительной информации, а также в системах идентификации, распознавания, контроля и диагностики технического и функционального состояния изделий авиационной и космической промышленности, энергетике, магистральных трубопроводов и т.п

Изобретение относится к вычислительной технике и преимущественно может найти применение при автоматизированном составлении расписаний работы детерминированных систем конвейерного типа, широко используемых в настоящее время на производстве, транспорте, учебном процессе, военной области, науке, например статистическом моделировании (по методу Монте-Карло), и в других областях, где технологические процессы представляют собой конвейерные системы

Изобретение относится к области вычислительной техники и техники передачи дискретной информации

Изобретение относится к области вычислительной техники и техники передачи дискретной информации
Наверх