Линия задержки импульсов

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

< о741466 (61) Дополнительное к,авт. свид-ву (22) Заявлено090376 (21) 2331448/18-21 с присоединением заявки Ио (23) Приоритет

Опубликовано 150630. Бюллетень Мо 22

Дата опубликования описания 150680 (51)М. Кл.2

Н 03 К 17/28

Государственный комитет

СССР ио делам изобретений и открытий (5Ç) УДК 621. 318. . 573 (088. 8) (72) Автор изобретения

A.H. Фойда (71) Заявитель (54) ЛИНИЯ З. ВЫДЕРЖКИ ИМПУЛЬСОВ

Изобретение относится к области импульсной и вычислительной техники и может быть использовано для построения линий задержки импульсов (ЛЗИ) - с

Из вести а лини я з адержки импульсов,: каждый разряд которой выполнен на трех логических элементах.И-НЕ (ИЛИ-ИЕ), образующих друг с другом триггерные структуры, Выход одного из логических элементов И-HE (ИЛИ-НЕ) каждого предыдущего триггера соединен со входами двух логических элементов И-НЕ (ИЛИ-НЕ) каждого пос- . ледующего разряда, а входы третьего логического элемеита И-НЕ (ИЛИ-НЕ) последующих разрядов соединены со входами одноименных логических элементов

И-НЕ (ИЛИ-НЕ) предыдущего разряда, при этом источник тактовых импуль.сов подключен ко входам логических элементов И-НЕ (ИЛИ-НЕ), выходы которых соединены со входом двух логических элементов И-НЕ (ИЛИ-НЕ) каждого последующего разряда (1).

Данная ЛЗИ на каждый разряд использует три элемента И-НЕ, два из которых трехвходовые, а один двухвходовой, Недостатком данной ЛЗИ является большое число элементов, требуемых для ее построения и вслед ствие этого малая надежность.

Известна линия задержки импульсов, содержащая Т -триггер, и П разрядов, каждый из которых содержит .триггер на двух элементах И-НЕ, вход установки в единицу каждого .и триггера соединен с инверсным выходом и-1 триггера, выход элемента установки в 1 Тт. -триггера соединен с шиной обнуления триггеров нечетных разрядов, а- выход элемен та установки в 0 Tt- триггера соединен с шиной обнуления триггеров четных разрядов.

Недостатком данной линии задержки является большая сложность, выражающаяся в наличии на выходе каждого разряда ее дифференцирующих

RC-цепочек. Наличие RC-цепочек усложняет выполнение данной линии задержки по интегральной технологии, уменьшает максимальную частоту работы линии задержки. Уход параметров резисторов и конденсаторов приводит к ненадежной работе линии задержки.

Целью изобретения является упро щение устройства (исклюЧение диффе741466 ренцирующих цепочек и повышение надежчости работы)., для достижения указанной цели в линии задержки импульсов,. содержащую

Т -триггер и q разрядоВ, каждый из которых содержит. триггер на двух элементах И-НЕ, вход устанав5 ки в единицу какдого И триггера соединен с инверсным выходом Н-1 триггера, выход элемента установки. в l Т1 -триггера соединен с шиной обнуления триггеров нечетных разрядов, а выход элемента установки в 0 Tt -триггера соединен с шиной обнуления триггеров четных разрядов, вход установки в 0 триггера h разряда соединен с инверсным 15 выходом триггерà h -2 разряда, информационный вход линии задержки подключен к единичному входу триггера первого разряда и к выходу установки в 0 Т -триггера. 20

На фиг, 1 представлена принципиальная схема устройства; на фиг. 2 приведены временные диаграммы, поясняющие работу устройства, Линия задержки фиг. 1 содержит раз-р5 ряды, каждый из которых выполнен в виде триггера с принудительным обнулением. Выходы первых элементов 1-1, 1-?, 1-3, 1-4, 1-5, 1-6, 1-7, 1-8 триггеров являются нулевыми выходами, Выходы вторых элементов триггеров 2-1, 2-2, 2-3, 2-4, 2-5, 2-6, 2-7, 2-8 являются единичными выходами. Вход установки в единицу каждого ll триггера соединен с инверсным выходом И-1 триггера. Так вход элемента 2-2 соединен с выходом элемента 1-1, вход элемента 2-3 с выходом элемента 1-2 и т. д.

Вход установки в 0 триггера каждого и разряда соединен с инверсным 40 выходом триггера И-2 разряда. Так вход установки в. 0 триггера третьего разряда, т. е. вход элемента 1-3 соединен с инверсным выходом первого разряда, т, е. с вы- 45 ходом элемента 1-1. Аналогичным образом вход элемента 1-4 соединен с выходом элемента 1-2 и т. д.

Линия задержки содержит также Т -триггер на шести элементах И-НЕ, который имеет единичный выход 3, нулевой выход 4, вход обнуления 5, счетный вход б, выход 7 элемента установки в 1 выходного триггера

Tt -триггера, выход 8 элемента установки в 0 выходного триггера 55

Т1-триггера.

Выход элемента установки в 1

Tt-òðèããåpà соединен с шиной обнуления триггеров нечетных разрядов, т. е, со входами элементов 1-1, 1-3, 1-5, 60

l 7, а выход элемента установки в 0 Tt-триггера соединен с шиной обнуления триггеров четных разрядов, т. е. с входами элементов 1-2, 3 -4, 1-6, 1-8. 65

Вход линии задержки 9 подключен к единичному входу триггера первого разряда, т, е. .к входу элемента 2-1 и к входу 5 установки в 0 Т+ триггера.

Линия задержки работает следующим образом.

В первоначальный момент времени до момента Tl устройство находилось в состоянии с высокими потенциалами на выходах элементов 1-1, 1-2, 1-3, 1-4, 1-5, 1-6, 1-7, 1-8 и низкими потенциалами на выходах элементов

2 1< 2 2ю 2 3 2 4г 2 5 2 бю 2 7к

2-8, т. е. все разряды линии задержки находились в состоянии 0 .

В момент Tl на информационный вход 9 линии задержки приходит отрицательный импульс, который необходимо задержать. Данный импульс устанавливает триггера на элементах 1-1 и 2-1 в состояние 1 . Следует заметить, что в схеме применены элементы И-НЕ для положительных сигналов на входе и все эпюры приведены с учетом задержек на время срабатывания элементов.

Низкий потенциал с выхода элемента 1-1 поступает в момент Т3 на вход элемента 2-2, на выходе которого через время, необходимое на срабатывание одного элемента в момент Т4

l появляется положительный потенциал, который вызывает на выходе элемента

1-2 в момент Т5 отрицательный потенциал, который в свою очередь вызывает высокий потенциал на выходе элемента 2-3.

В момент Т4 на вход б триггера

Tt приходит первый положительный тактовый импульс который вызывает на выходе элемента 7 установки в 1 Т -триггера. в момент Т5 отрицательный импульс, который вызывает в момент Тб высокий потенциал на выходе элемента 1-1. На временной диаграмме высокие потенциалы на выходах элементов, вызванные приходом отрицательных импульсов на их входы с шин обнуления зачернены. В момент Т7 на выходе элемента 2-1 появляется низкий потенциал, так как с момента Тб на его входах действуют высокие потенциалы.

В момент Т8 на выходе 7 Т1 -триггера появляется высокий потенциал, который вызывает в момент Т9 на выходе элемента 1-3 низкий потенциал, который в свою очередь вызывает в момент Т10 высокий потенциал на выходе элемента 2-4.

Второй тактовый импульс на входе б момент Т12 вызывает отрицательный импульс на выходе 8 элемента установки,.в 0 Т -триггера в момент Т13, который вызывает на выходе элемента 1-2 в момент Т14 высокий потенциал, а тот в свою оче.—

V414ee редь вызывает в момент Т15 низкий потенциал на выходе элемента 2-2.

B момент Т 15 оканчивается второй тактовый импульс на входе 6 и на выходе элемента 1-4 в момент Т17 появляется низкий потенциал. 5

Аналогичным- образом после окончания действия третьего тактового импульса на входе 6, на выходе элемента 1-5 появляется в момент !О

Т25 низкий потенциал.

Таким образом, после окончания очередного тактового импульса на входе

6 инверсном;выходе очередного триггера из И-триггеров линии задержки появляется отрицательный импульс.

Благодаря соединению .входа установки в 0 триггера И разряда с инверсным выходом триггера h-2 разряда, а также подключению информационного входа к единичному входу триггера первого разряда и к .входу установки в 0 Tt -триггера удалось упростить Линию задержки, исключить дифференцирующие ВСцепочки и тем самым повысить надежность работы устройства.

Формула изобретения

Линия задержки импульсов, .содержащая Tt-триггер и и разрядов, каждый из которых содержит триггер на двух элементах И-НЕ, вход установки в единицу каждого п- триггера соединен. с инверсным выходом П-1 триггера, выход элемента установки в 1 . 4-триггера соединен с шиной обнуления триггеров нечетных разрядов, а выход элемента установки в 0 Tt-триггера соединен с шиной обнуления триггеров четных разрядов, отличающая с .я тем, что, с целью упрощения, вход установки в 0" триггера Празряда соединен с инверсным выходом триггера

И -2 разряда, информационный вход линии задержки подключен к единичному входу триггера первого разряда и к входу установки в 0 Т1триггера.

Источники информации, принятые во внимание при экспертизе

1. Шляпоберскнй В.И. Элементы дискретных систем связи, Военное издательство министерства обороны

СССР. М., 1965, с, 111-112 (прототип).

741 466

rp щ д у р -рщ ур ур

2-1

1-2

2-5

1-4

2-4

f-5

Я

Составитель B.Бугров

Редактор Л. Новожилова Техред N. Петко КоРРектоР, Н. Стец

Заказ 3218/54 Тираж 995 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, москва, ж-35, Раушская наб,, д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Линия задержки импульсов Линия задержки импульсов Линия задержки импульсов Линия задержки импульсов 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники

Изобретение относится к технике асинхронной коммутации пакетов информации в сетях передачи данных, в каждом физическом канале которых данные передаются в одном направлении в виде коротких пакетов информации и поступают к включенным в линию связи узлам коммутации (соответственно и к приемным устройствам пользователей сети) последовательно во времени

Изобретение относится к импульсной технике и может быть использовано в качестве таймера в системах управления

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники

Изобретение относится к коммутационной электронной технике и может быть использовано, например, при построении систем контроля и измерения, в которых требуется индивидуальная изоляция коммутируемых каналов друг от друга

Изобретение относится к области коммутирующих устройств на тиристорах и предназначено для защиты нагрузки от токовой перегрузки, возникающей, например, при избыточной механической нагрузке электродвигателей или их заклинивании

Изобретение относится к импульсной технике и может быть использовано в устройствах систем управления

Таймер // 2004011
Наверх