Устройство для контроля превышения частоты следования импульсов

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистических

Республик (61) Дополнительное к авт. свид-ву1Р 4 37221 3 с присоединением заявки ¹ (23) Приоритет

Государственный комитет

СССР но делам изобретений н открытий

Опубликовано 230880. Бюллетень ¹ 31

Дата онубликованияописания 230880 (53) УДК 6 21. 3 74. 3 3 (088.8) (72) Авторы изобретения

В.В.Скрябин и С.В.Смирнов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПРЕВЫШЕНИЯ

ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ

Изобретение относится к автоматике и вычислительной технике и может использоваться в системах контроля и управления.

Из основного авт,св. 9 437213 5 известно устройство для контроля превышения частоты следования импульсов, содержащее одновибратор с входными клапанами И-НЕ и дополни тельный клапан И-НЕ, вход которого 10 соединен со входом одновибратора и со входом устройства, выход дополнительного клапана И-НЕ подключен к выходу устройства.

Недостатками такого устройства 15 являются низкая функциональная надежность и невозможность осуществления непрерывного контроля за отклонением частоты следования импульсов.

Цель изобретения — обеспечение 20 непрерывности контроля за отклонением частоты при одновременном повышении функциональной надежности.

Это достигается тем, что в извест - ное устройство для контроля превыше- 25 ния частоты следования импульсов, содержащее одновибратор с входными клапанами И-НЕ, дополнительный клапан

И-HE один вход которого и вход одновибратора соединены со входом уст- 30 ройства, выход дополнительного клапана И-НЕ подключен к выходу устройства, введены последовательно соединенные дополнительный диод и дополнительный выходной клапан И-НЕ, включенные между вторым входом одновибратора и вторым входом дополнительногс клапана И-НЕ, третий вход которого соединен с первым дополнительным выходом одновибратора, а второй вход дополнительного выходного клапана

И-НŠ— со вторым дополнительным выходом одновибратора, причем дополнительный и дополнительный выходной клапаны И-НЕ образуют триггер, выход которого соединен с катодом дополнительного диода, подключенным к выходу устройства, На чертеже дана структурная электрическая схема устройства.

Устройствo содержит одновибратор

1, состоящий из входных клапанов

И.-НЕ 2 и 3, образующих триггер, диода 4, конденсатора 5, клапана И-НЕ

6, диода 7, триггера 8, состоящегО из дополнительчого клапана И-НЕ 9 и дополнительного выходного клапана

И-НЕ 10.

Вход одновибратора 1 и первый вход дополнительного клапана И-.НЕ 9 (22) Заявлено 261277 (21) 25592290/18-21 (51)M. Кл, Н 03 К 5/19

758506 соединены ro входом устройства, выход входного клапана И-НЕ 2 соединен с катодом диода 4, первым входом клапана И-НЕ б и первым входом клапана

И-НЕ 3, выход которого соединен с первым входом клапана И-НЕ 10 и со вторым входом клапана И-НЕ 2, а вто-рой вход подключен ко второму входу дополнительного клапана И-HE 9 и к выходу клапана. И-НЕ б, второй вход которого соединен с анодом диода 4, обкладкой конденсатора 5, вторая обкладка которого подключена к общей шине, и с анодом диода 7, катод ко- .. торого соединен с выходом устройства, выходом дополнительного клапана И-НЕ

9 и вторым входом дополнительного выходного клапана И-НЕ 10, выход которого соединен с третьим входом клапана И-НЕ 9.

Устройство работает следующим образом.

В исходном состоянии, когда входной сигнал отсутствует, не первые входы клапанов И-НЕ 2, 9 действует уровень логического нуля, вызывая наличие уровня логической единицы на их выходах, Времязадающий конденсатор 5 заряжен входным током промежуточногс клапана И-HE б до уровня его опрокидывания. Наличие уровней логической единицы на входах клапана

И-HE б обеспечивает нулевой уровень на его выходе, что приводит к наличию уровня логической единицы на выходе клапана И-НЕ 3. Диоды 4 и 7 заперты.На выходе дополнительного клапана И-НЕ 9 присутствует уровень логической единицы. Входной положительный сигнал не приводит к появлению на выходе устройства должного импульса, отрицательной полярности, так как дополнительный клапан И-НЕ 9 триггера 8 заблокирован по третьему входу благодаря наличию логического нуля на выходе дополнительного выход ного клапана И-НЕ 10, Входной положительный импульс поддерживает на выходе клапана И-НЕ 3 уровень логической единицы. Во время действия этого импульса времязадающий конденсатор 5 разряжается через диод 4 и открытый клапан И-НЕ 2, После прохождения входного сигнала на выходе клапана И-НЕ 2 возникает уровень логической единицы. На выходе дополнительного клапана И-НЕ 9 по-прежнему поддерживается уровень логической единицы, а на выходе клапана И-НЕ 3 устанавливаетсся уровень логического нуля, запрещающий действие входного сигнала на клапан И-НЕ 2. С этого момента начинается заряд времязадающего конденсатора 5 входным током клапана И-HE до уровня, необходимого для переключения клапана И-НЕ 6.

При достижении этого уровня на выходе клапана И-НЕ б устанавливается ровень логического нуля, вызываюТаким образом, более высокая функциональная надежность выражается в том, что на выходе устройства импульс появится только в том случае, если частота следования импульсов превысит некоторое определенное значение.

Появляется возможность осуществлять непрерывный контроль за отклонением частоты следования импульсов, то есть каждое возможное изменение частоты приводит к появлению на выходе контрольного сигнала.

Формула изобретения

Устройство для контроля превышения частоты следования импульсов пс авт.св. Ф 437213, о т л и ч а ю

ыий появление на выходе клапана И-НЕ

3 уровня логической единицы. Все это время диод 7 был заперт. После этого схема готова к принятию следующего импульса.

Любой входной положительный импульс, действующий в течение промежутка времени длительности отрицательного импульса на выходе клапана И-НЕ 3, вызовет смену состояний на выходе дополнительного клапана

И-НЕ 9 триггера 8, При этом независимо от времени переключения клапана И-HE 3 на выходе устройства формируется импульс отрицательной полярности по длительности равный входному, так как клапан И-НЕ 10 временно закрывается уровнем логического нуля с выхода. клапана И-НЕ 9.

При появлении на выходе клапана И-НЕ

9 уровня логического нуля кснденса2О тор 5 разряжается через диод 7 и открытый клапан И-HE 9, а также частично через диод 4 и клапан И-НЕ 2 в моменты времени, когда он находится в открытом состоянии. В этом слу 5 «чае, если импульсы поступают на вход устройства с частотой, превышающей заданную в течение достаточно длительного отрезка времени, конденсатор

5 разряжается через диод 7 и открытый клапан И-HE 9 каждый раз при поступлении входного импульса и, следовательно, контроль за частотой становится непрерывным. При совпадении во времени переднего фронта положительного импульса на входе устройства и заднего Фронта отрицательного импульса на выходе клапана И-НЕ

3 на входе клапана И-HE 9 присутствует уровень логического нуля, следовательно, на выходе клапана И-НЕ

"О 9 поддерживается уровень логической единицы. Предельное значение частоты следования определяется временем полного заряда конденсатора 5 и связано с длительностью отрицательщ ного импульса на выходе клапана И-НЕ

758506 о8

Составитель A Мамросенко

Редактор M.Ðîãîâà Техред Н. Бабурка

Корректор Н.Григорук

Заказ 5653/50 Тираж 995 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, E-35, Раушская наб., д. 4/5

Филиал ППП Патент, г,ужгород, ул.Проектная, 4 щ е е с я тем, что, с целью.обеспечения непрерывности контроля за отклонением частоты при одновременном повышении функциональной надежности, в него введены последовательно соединенные дополнительный диод и дополнительный выходной клапан И-НЕ, включенные между вторым входом одновибратора и вторым входом дополнительного клапана И-НЕ, третий вход которого соединен с первым дополнительным выходом одновибратора, à второй вход дополнительного выходного клапана И-НŠ— со вторим дополнительным выходом одновибратора, причем дополнительный и дополнительный выходной клапаны И-НЕ образуют триггер, выход которого соединен с катодом дополнительного диода, подключенным к выходу устройства.

Устройство для контроля превышения частоты следования импульсов Устройство для контроля превышения частоты следования импульсов Устройство для контроля превышения частоты следования импульсов 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх