Селектор импульсов по длительности

 

Союз Соаетскнк

Соцналистическнк

Республик

ОП ИСА °

ИЗОБРЕТЕНИЯ 7Й241

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. сеид-ву(22) Заявлено 18. 12. 78 (21) 2697601/18-21 с присоединением заявки ¹ (23) Приоритет—

Опубликовано 2 1280. Бюллетень Мо 47

Дата опубликования описания 25.12,80

{51)М. Кл.з

Н 03 К ф/20

4,(Государствеииый комитет

СССР

А0 делам изобретеиий и открытий (53) УДК 621 ° 373 (088. 8) (72) Лвторы изобретения

Ю. А, Плужников и Е. A. Евсеев (71) Заявитель (54 ) СЕЛЕКТОР ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ

Селектор импульсов ио -длительности относится к импульсной технике и может быть использован в устройствах вычислительной и измерительной,техники.

Известен селектор импульсов по длительности, содержащий генератор, выход которого через вентиль соединен с нереверсивным счетчиком импульсов, выход которого через формирователь импульсов подключен к первому входу элемента совпадения 11)

Недостатком данного селектора является возможность ложного срабатывания при входных импульсах, кратных по длительности селектируемым импульсам..Кроме того, импульс на выходе селектора не равен по длительности входному селектируемому импульсуj2).

Наиболее близким по технической сущности является селектор импульсов по длительности, содержащий генератор импульсов, элементы совпадения, счетчик импульсов, триггер, выход которого соединен с входом первого элемента совпадения, и элемент HJIHС3), Однако известный селектор осуществляет селекцию импульсов, длительность которых больше порога селекции, т.е. односторонюю селекцию, кроме того обладает низкой разрешающей способностью и помехоустойчивостью.

Цель изобретения — повышение надежности селектирования и получение выходного импульса, равного по длительности входному импульсу.

Указанная цель достигается тем, что в селектор импульсов по длитель10 ности, содержащий генератор импульсов, элемент ИЛИ, два элемента И, триггер, выход которого соединен с первым входом первого элемента И, введен М-разрядный регистр сдвига, 15 причем входы элемента ИЛИ подключены к инверсным выходам с 1 по К-ый разряд регистра сдвига, прямые выходы которого с (К+1)-ro по (М-1)-ый разряд и инверсный выход М-ro разряда

2Q подключены ко входам второго.элемента И, один из входов которого подключен к выходу элемента ИЛИ, а выход — к установочному входу триггера, при этом тактовый вход регист25 ра сдвига подключен к генератору импульсов, информационный вход соединен с входной шиной и входом установки в "нуль" первого разряда регистра, а выход подключен ко второму

3Q входу первого элемента И, выход ко7(? О? 4 1

Тактовые импульсы генератора 1 будут продвигать записанный код по регистру 6 . Через (М- 1)-ый т акт с моме нт а прихода входного импульса в разрядах регистра 6 с (К+1) -го по (M-1) -ый, определяющих минимальную длительность селектируемого импульса запишутся единицы, а часть регистра 6 с 1 по

К-ый (или хотя бы один разряд) окажется в нулевом состоянии. При этом на выходе элемента 7 ИЛИ, на прямых выходах разрядов с (К+1)-го по(М-Ц-ый и на инверсном выходе M-го разряда регистра 6 появятся высокие потенциалы, в результате чего откроется элемент 2 И. Выходной сигнал элемен .та 2 И устанавливает триггер 4 в единичное состояние, при этом по первому входу открывается элемент 3 И высоким потенциалом прямого выхода триггера 4. С приходом очередного

20 тактового импульса записывается "1" в M-ый разряд регистра 6 и на его выходе появляется высокий потенциал, который через открытый элемент 3 И поступает на выход устройства и формирует передний фронт выходного импульса.

Код, соответствующий длительности входного импульса, сдвигается в регистре импульсами тактовой частоты.

При этом М-ый разряд регистра остается в единичном состоянии, в результате чего на выходе элемента 3 И формируется длительность выходного им-; пульса, равная длительности вхбдного. После того, как М-ый разряд регистра 6 возвратится в исходное (нулевое) состояние, низким уровнем его прямого выхода закроется элемент

3 И. На выходе элемента 3 И также появится низкий потенциал и сформи40 руется задний фронт выходного импуль"".а, по которому триггер 4 вернется в исходное состояние.

Таким образом, если длительность входного импульса находится в пре45 делах с 6 . с2, где t< = (Н-1-K), — T(l1-1) T — период тактовых им/ ) пульсов, М вЂ” число разрядов регистра 6, К вЂ” число разрядов регистра 6, определяющих верхнюю границу селек5() ции Ь (Л . Т К), то Входной импульс пройдет на выход устройства.

Если длительность входных импульсов меньше времени t< или больше с то элемент 2 H остается закрытым хотя бы по одному из входов и такие импульсы не проходят на выходе селектора.

В случае, если на вход устройства поступят импульсы помех,. длительность которых находится в заданном

Выходной прямоугольный положительный импульс поступает на шину 5, пос- 5> ле чего с приходом очередного тактового импульса в Т разряде регистра 6 будет "1". С приходом следующего тактового импульса единица запишется в

Т и и разрядах и т.д. После того, как входной импульс закончится, низким входным уровнем T-ый разряд регистра 6 возвратится в исходное нулеsoe состояние. Таким образом, в регистре 6:запишется код, соответствующий длительности входного импульса. 5

6» торого соединен со счетным входом . триггера и выходной шиной.

На чертеже прнведена структурная электрическая схема устройства.

Селектор импульсов по длительности содержит генератор 1 импульсов элементы 2 и 3 И, триггер 4, входную шину 5, регистр 6 М-разрядный, выполненный, например на Р-триггерах, элемент 7 ИЛИ и выходную шину 8. Входы элемента 7 ИЛИ подключены к инверсным выходам с 1, по К-ый разряд регистра 6, определяющих верхнюю границу селекции ° Прямые выходы с(К+1) по (М-1)-ый разряд, определяющих минимальную длительность селектируемого импульса, и инверсный выход M-го разряда регистра 6 подключены ко входам элемента 2 И, один из входов которого подключен к выходу элемента

7 ИЛИ ° Выход элемента 2 И подключен ко входу установки в "1" триггера 4, прямой выход которого подключен к первому входу элемента 3 И. Тактовый вход регистра 6 подключен к выходу генератора 1, информационный вход соединен с шиной 5 и входом установки в нуль 1 разряда регистра 6. Выход регистра 6 подключен ко второму входу элемента 3 И, выход которого соединен со счетным входом триггера

4 и шиной 8, Устройство работае следующим образом.

Примем состояние триггеров, при котором на прямом выходе разрешающий (высокий)потенциал, за единичное1, а состояние триггеров при котором на инверсном выходе разрешающий (высокий) потенциал, за нулевое — О.

В исходном состоянии генератор 1 вырабатывает тактовые импульсы, имеющие период следования Т, которые »епрерывно поступают на тактовый вход регистра 6. Элемент 2 И закрыт низкими потенциалами прямых выходов с (К+1)-ro по (M-1)-ый разряд регистра

6, и открыт высокими потенциалами по входам, подключенными к выходу элемента 7 ИЛИ и инверсному выходу M-ro разряда регистра 6 . Элемент 3 И закрыт по первому входу низким потенциалом прямого выхода триггера 4 и по второму входу низким потенциалом выхода регистра 6 ° диапазоне селекции, т. е. состоящая, например, из M-2 коротких импульсов помех, совпадающих с импульсами тактовой частоты, то по первому тактовому импульсу в 1 разряде регистра

6 зафиксируется "1". Однако, так

790241

Формула изобретения

Составитель A. Иамросенко

Редактор М. Габуда Таире едN.Tàáàêoâè÷ Кор ектор О. Билак

Заказ 9071/63 Тираж 995 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035 Москва Ж-35, Раушская наб.

4 5

Филиал ППП "Патент", r. Ужгород, ул. Проектная,4 как информационный вход регистра 6 соединен со входом установки в нуль разряда, то после окончания помех первого входного импульса первый триггер регистра 6 вновь возвратится в исходное (нулевое) состояние. С приходом второго входного импульса тактовой частоты в 1 разряде регистра 6 вновь зафиксируется "1", но разряд регистра 6 попрежнему будет находиться в исходном (нулевом) состоянии. После окончания второго импульса помехи первый триггер регистра 6 вновь возвратится в исходное состояние, следовательно, ни один из импульсов не,пройдет на выход устройства. 15

Таким образом, конструктивные особенности данного технического решения позволяют повысить надежность селектирования, импульсы, длительность которых не лежит в селектируе- 2О мом диапазоне, на выход селектора не проходят, а также получать на выходе импульс, длительность которого равна длительности входного селектируемого импульса. 25

Селектор импульсов по длительности, содержащий генератор импульсов, элемент ИЛИ, два элемента И, триггер, выход которого соединен с первым входом первого элемента И, о т л и ч aio шийся тем, что, с целью повышения надежности и получения выходного импульса, равного по длительности входному, в него введен И-разрядный регистр сдвига, причем входы элемента ИЛИ подключейы к инверсным выходам с 1-го по К-ый разряд регистра сдвига, прямые выходы которого с (К+1) -го по (М-1)-ый разряд и ин- версный выход И-го разряда подключены ко входам второго элемента И, один из входов которого подключен к выходу элемента ИЛИ, а выход — к установочному входу триггера, при этом тактовый вход регистра сдвига подключен к генератору импульсов, информационный вход соединен с входной шиной и входом установки в "нуль" первого разряда регистра, а выход подключен ко второму входу первого элемента И, выход которого соединен со счетным входом триггера и выходной шиной.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 356770, кл. Н 03 К 5/18, 1971.

2. Авторское свидетельство СССР

Р 536594, кл. Н 03 К 5/18, 1975.

3. Авторское свидетельство СССР

Р 558394, кл. Н 03 К 5/18, 1976.

Селектор импульсов по длительности Селектор импульсов по длительности Селектор импульсов по длительности 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх