Параллельно-последовательный аналогоцифровой преобразователь

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДИЕЛЬСТВУ

Союз Советскмк

Соцмалмстмческнк

Республик

<1790287

{6f) Дополнительное к авт. свид-ву (22) Заявлено Olf)878 (21) 2650586/18-21 с присоединением заявки ¹ (23) Приоритет

Опубликовано 231280, Бюллетень ¹ 47

Дата опубликования описания 231280 (5!)М. Кл.

Н 03 К 13/03

Государственный комитет

СССР ло делам изобретений и открытий (53) УДК 681. 325 (088.8) (72) Авторы изобретения

A.È.Âoèòåëåí и Л.М.Лукьянов (73) Заявитель

{54) ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНЫЙ

АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится к преобразователям аналоговых сигналов в цифровые с повышенным быстродействием и, н частности, предназначено для построения ,на его основе систем сбора аналоговой 5 информации для управляющих вычислительных комплексов.

Известен преобразователь, содержащий аналоговый вычитатель, усилитель с управляемым коэффициентом уси-to ления, преобразователь считывания, цифроаналоговый преобразователь, регистр-счетчик и блок управления..

- При этом управляющая шина блока управления соединена с управляющими 15 входами регистра-счетчика и усилителя, вход которого соединен через аналоговый вычитатель с входной шиной и с выходом цифроаналогового преобразователя, выход — через преобразонатель 2Q считывания с кодовыми входами регистра-счетчика, кодовыми выходами подсоединенного к кодовым входам цифроаналогового преобразователя, а входом параллельной записи кода — к 25 блоку управления $1) .

В этой схеме имеется один преобразователь считынания и cего помощью последовательно по тактам определяются группы разрядов Время выполнения 30 этих тактов определяется переходным процессом усилителя, как самого инерционного узла иэ всех элементов схемы. Для всех уровней входных сигналов время выполнения такта преобразования остается неизменным и устанавливается исходя иэ наиболее длительного переходного процесса усилителя. Это приводит к дополнительным затратам времени при выполнении преобразования. На устранение этого недостатка направленно данное предложение.

Цель изобретения — увеличение быстродействия преобразования аналоговой величины в код.

Посталенная цель достигается тем, что в параллельно-последовательный аналого-цифровой преобразователь, содержащий аналоговый вычитатель, первый вход которого подключен к входной шине, второй вход — к выходу цифроаналогового преобразователя, а выход к первому входу усилителя с управляемым коэффициентом усиления, вторые входы которого соединены с первыми выходами блока управления и первыми входами регистра"счетчика, а выход подключен ко входу преобразователя считывания, выходы которого соелинеяы

790287 со вторыми входами регистра-счетчика, третий вход которого соединен со входом блока управления, выходы регистра счетчика соединены с выходными шинами и входами цифроаналогового преобразователя, введены элемент аналоговой секционной задержки, блок аналоговых ключей, элемент задержки, первый и второй пороговые элементы, формирователь импульсов, триггер, первый и второй элементы И и первый и второй элементы

ИЛИ, причем первые входы пороговых элементов соединены с выходом усилителя с управляемым коэффициентом усиления и со входом элемента аналоговой секционной задержки, вторые их входы соединены с выходом блока аналоговых 15 ключей, соединенного первыми входами с первыми выходами блока управления и вторыми входами с выходами элемента аналоговой секционной задержки, выходы подключены ко входам первого эле-щ мента ИЛИ, выход которого подсоединен через формирователь импульсов к первому входу второго элемента ИЛИ и к первому входу первого элемента И, второй вход которого соединен со вторым выходом блока управления и входом элемента задержки, а выхоц — с нулевым входом триггера, единичный вход которого соединен с третьим выходом блока управления, единичный выход триггера — с первым входом второго элемента И, второй вход которого соединен с выходом элемента задержки, при этом его выход соединен со вторым" входом второго элемента ИЛИ, выходом подсоединенного к третьему входу 35 регистра-счетчика.

На чертеже представлена структурная схема параллельно-последовательного аналого-цифрового преобразователя. 40

Преобразователь содержит блок управления 1, регистр-счетчик 2, усили-, тель 3 с управляемым коэффициентом усиления, аналоговый вычитатель 4,,: входную шину 5, цифроаналоговый преобразователь 6, преобразователь 7 считывания, выходные шины 8, первый и второй пороговые элементы 9 и 10, элемент 11 аналоговой секционнйй задержки, блок 12 аналоговых ключей, первый элемент 13 ИЛИ, формирователь 50

14 импульсов, первый элемент 15 И, триггер 16, элемент задержки 17, второй элемент 18 И, второй элемент

19 ИЛИ, шина 20 связи с микропроцессором. 55

Преобразователь работает следующим образом.

Получение результирующего кода происходит последовательно по тактам отдельными Группами разрядов, кото- @) рые формиру: тся с помощью преобразователя 7 считывания и записываются в регистр-счетчик 2. Выходной код этогс регистра преобразуется с помощью пре образователя 6 в аналоговый сигнал, который вычитается из входного сигнала вычитателем 4. Полученный разностный сигнал усиливается усилителем 3 с коэффициентом, соответствующим выполняемому такту преобразования.

В первом такте по сигналам блока

1 управления устанавливается минимальное значение коэффициента усиления усилителя 3 и гасится регистр 2. Входной сигнал без изменения проходит че- . рез вычитатель 4 на вход усилителя 3.

Время установления выходного сигнала усилителя 3 определяется скоростью отклика усилителя, которая постоянна на данном такте и уменьшается при увеичении коэффициента усиления усилителя. Только после истечения времени установления выходного сигнала усилителя можно выполнять считывание кода из преобразователя 7. Считывание кода происходит по сигналу, сформированному формирователем 14 импульсов по перепадам выходных сигналов пороговых элементов 9 или 10. Эти элементы имеют одинаковые, но противоположные по знаку пороги срабатывания относительно выходного сигнала блока 12, представляющего собой сдвинутый во времени элементом 11 (на различную величину в зависимости от выполняемого такта) выходной сигнал. усилителя 3. Поэтому после установления сигнала на выходе усилителя один из пороговых элементов обязательно срабатывает.

Для тех случаев, когда сигнал на выходе усилителя 3 не изменяется на величину, меньшую порога срабатывания элементов 9 и 10, в схеме предусмотрено считывание кода с выходов преобразователя 7 по другому сигналу, который формируется следующим образом.

Каждый такт преобразования начинается с выдачи блоком 1 сигнала, который устанавливает триггер 16 в единичное состояние. Через некоторое время блоком 1 формируется сигнал, который подается на элементы 15 и 17. Если ни один из элементов 9 и 10 не сработал, то этот сигнал, задержанный элементом 17 на время срабатывания триггера, проходит через элементы

18 и 19 и по нему выполняется считывание. Если элементы 9 или 10 сработали, упомянутый сигнал проходит через элемент 15 и устанавливает триггер

16 в исходное состояние. Считывание произойдет в этом случае, как описано выше.

После записи кода в регистр-счетчик

2 данный такт работы преобразователя заканчивается, Вновь записанная группа разрядов в регистре-счетчике 2 изменяет в преобразователе 6 выходной сигнал и начинается процесс преобразования следующего такта. После выполненйя последнего такта блок .1. на шину связи 20 выдает сигнал об ,окончании преобразования. Результи790287

Формула изобретения

ВНИИПИ Заказ 9073/65 Тираж 995 Подписное

Филиал ППД Патент, г, Ужгород, ул, Проектная, 4 рующий код снимается с выходных шин

8.

В преобразователе обеспечено уве личение быстродействия за счет сокращения времени выполнения каждого такта преобразования для всех уровней входных сигналов, кроме сигнала, имеющего максимальную величину.

Параллельно-последовательный ана- ц лого-цифровой преобразователь, содержащий аналоговый вычитатель, первый вход которого подключен к входной шине, второй вход — к выходу ци*роаналогового преобразователя, а выход к первому входу усилителя с управляемым коэффициентом усиления, вторые входы которого соединены с первыми выходами блока управления и с первыми входами регистра-счетчика, а выход подключен ко входу преобразователями считывания, выходы которого соединены со вторыми входами регистра-счетчика, третий вход которого соединен со вхо дом блока управления, выходы регистрасчетчика соединены с выходными шинами 25 и входами цифроаналогового преобразователя, отличающийся тем, что, с целью увеличения быстродействия преобразования аналоговой величины в код, в него введены элемент ана- gg логовой секционной задержки, блок аналоговых ключей, элемент задержки, первый и второй пороговые элементы, формирователь импульсов, триггер, первый и второй элементы И и первый и второй элементы ИЛИ, причем первые входы пороговых элементов соединены с выходом усилителя с управляемым коэффициентом усиления и со входом элемента аналоговой секционной задержки, вторые их входы соединены с выходом блока аналоговых ключей, соединенного первыми входами с первыми выходами блока управления и вторыми входами — с выходами элемента аналоговой секционной задержки, выходы пороговых элементов подключены ко входам первого элемента ИЛИ, вы,ход которого подсоединен через фор мирователь импульсов к первому входу второго элемента ИЛИ и к первому входу первого элемента И, второй вход которого соединен со вторым выходом блока управления и входом элемента задержки, а выход — с нулевым входом триггера, единичный вход которого соединен с третьим выходом блока управления, единичный выход триггера — с первым входом второго элемента И, второй вход которого соединен с выходом элемента задержки, при этом его выход соединен со вторым входом второго элемента ИЛИ, выходом подсоединенного к третьему входу регистра-счетчика.

Источники информации, принятые во внимание при экспертизе

1. Петров Г.М. и др. Преобразование информации в аналого-цифрбвых вычислительных устройствах и системах.

М., Машиностроение, 1973, с.253, рис. 99.

Параллельно-последовательный аналогоцифровой преобразователь Параллельно-последовательный аналогоцифровой преобразователь Параллельно-последовательный аналогоцифровой преобразователь 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх