Логическое устройство из

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

818О17

Союз Советских

Социалистических

Республик

Ф

Ъ. (61) Дополнительное к авт. свид-ву— (22) Заявлено 20.06.79 (21) 2783164/18-21 с присоединением заявки №вЂ” (23) Приоритет— (51) М.К .

Н 03 К 19/42

Государственный комитет

СССР ио делам изобретений и открытий

Опубликовано 30.03.81. Бюллетень №12

Дата опубликования опислния 05.04.81 (53) УДК 621.325-. .55 (088. 8) (72) Авторы изобретения

Ю. Ф. Вашкевич, В. И. Слободзян и В. П. Славинский (71) Заявитель (54) ЛОГИЧЕСКОЕ УСТРОЙСТВО тп ИЗ и

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки информации.

Известно устройство, позволяющее получить сигнал на выходе и при числе возбужденных входов, больше или равно m (1) .

Однако такая конструкция устройства ограничивает его область применения.

Наиболее близким к предлагаемому является устройство, содержащее последовательно соединенные каскады настройки весов входов, выполненные на элементах И и элементах задержек, триггер, переключатели, причем в каждом каскаде импульсные входы двух элементов И соединены с первым выходом предыдущего каскада, выход одного из них подсоединен к первому входу следующего каскада, а ее потенциальный вход является входом данной переменной, выход второго элемента И, потенциальный вход которого служит входом отрицания данной переменной, соединен через элемент задержки к первому входу следующего каскада, ко второму входу предыдущего каскада подключены импульсные входы двух других элементов И, потенциальный вход первого из которых служит входом данной переменной,а выход через элемент за- держки соединен со вторым входом следующего каскада, выход второго из этих элементов И, потенциальный вход которого служит входом отрицания данной .переменной, также соединен со вторым входом следующего каскада, причем вход опроса соединен с нулевым входом триггера, а также через элемент задержки к одному входу переключателя и через другой элемент задержки ко второму входу этого переключателя, первый выход которого соединен с первым входом первого каскада, второй и третий выходы — ко второму входу первого каскада, а первый выход последовательного каскада соединен с единичным входом триггера, выход которого соединен с потенциальным входом выходного элемента И, импульсный вход которого соединен со вторым входом последнего каскада (2) .

Недостатком данного устройства является его сложность, кроме того, отсутствует возможность анализа последовательного кода числа.

Цель изобретения — расширение функциональных возможностей устройства, за3 8 ключающееся в возможности обработки последовательного кода информации.

Поставленная цель достигается тем, что в устройстве, содержащем по (m —.1) элементов И и (m — 1) элементов задержки, выход i-го из которых соединен с первым входом i-го элемента И, а вход — с выходом (i-1)-го элемента задержки, где i=2, m — 1, его вход соединен со вторыми входами всех элементов И и входом первого элемента задержки, а выходы элементов И являются выходами устройства.

На чертеже изображена схема предлагаемого устройства, где 1 — (m — 1) элемент задержки; 2 — (m — 1) элемент И на два входа.

Работа устройства заключается в следующем.

С источника информации на вход 3 устройства поступает в последовательном двоичном коде и-разрядное число. Первый разряд числа поступает на первый вход первого элемента И 2, а также на вход элемента 1 задержки; длительность задержки которого равна периоду повторения разрядов двоичного числа. Если, например, первый и второй разряды равны единице, то первая схема И разрешена в момент прихода второго разряда числа и с ее выхода снимается сигнал, который поступает на вход элемента задержки и на выход устройства. Если третий разряд равен единице, то со второго элемента И 2 на вход третьего элемента 1 задержки и на выход 4 поступает сигнал в момент прихода третьего импульса, свиде18017

4 тельствующий о том, что на вход устройства поступают три подряд .импульса, равных единице, и т.д. до m-го импульса.

Предлагаемое устройство позволяет с высокой точностью реализовать логику m из п на смежных позициях для информации, поступающей в двоичном коде. Устройство реализуется просто, так как оно состоит из однотипных составных узлов, состоящих из элементов И 2, а также элементов 1 задержки. Увеличение m достигается простым по10 следовательным соединением .аналогичных узлов.

Формула изобретения

Логическое устройство m из п, содержащее (m — 1) элементов И и (m — 1) элементов задержки, выход i-ro из которых соединен с первым входом i-го элемента И, а вход — с выходом (i-1) -го элемента задержки, где 1=2, m — 1, отличающееся тем, что, 20 с целью расширения функциональных возможностей, заключающееся в-возможности обработки последовательного кода информации, его вход соединен со вторыми входами всех элементов И и входом первого элемента задержки, а выходы элементов И являются выходами устройства.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 571910, кл. Н 03 К 19/42, 1977.

2. Авторское свидетельство СССР № 330546, кл. Н 03 К 19/42, 1970.

Составитель И. Милокостый

Редактор К. Лембак Техред А. Бойкас Корректор М. Вигула

Заказ 1462/80 Тираж 988 Подписное

ВНИИПИ Государственного комитета СССР . по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5 филиал. ППП .«Патент», г. Ужгород, ул. Проектная, 4

Логическое устройство из Логическое устройство из 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к конструированию БИС, используемых в вычислительной технике

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике

Изобретение относится к логическим схемам, реализуемым магнитными квантовыми точками

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к микросистемной технике, а именно к инверторам для пассивных логических микросистем
Наверх