Цифровой измеритель задержки

 

Союз Советских

Социалистических

Республик.

К АВТОРСКОМУ СВИ ВТВЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 1005Ð9 (21) 2766257/10-21 (Р)Р К 3

G 01 и 23/00 с присоединением заявки Йо

Государственный комитет

СССР по делам изобретений и открытий (23) Приоритет

Опубликовано 15.04,81,Бюллетень М9 14 (53) У К. 621. 374

88.8) Дата опубликования описания 150481

Ыъ ФЕНИ 0» ченко

".AK*f „ g. "",,,-, „

ЙЙ с,ЯН:т « я7А (72) Авторы изобретения

С. Е. Фалькович, В. В. Пискорж, А. A. и И. Е. Залогин

Харьковский авиационный институт им. Н.,Е. Жуковского (71) Заявитель (54 ) ЦИФРОВОЙ ИЗМЕРИТЕЛЬ ЗАДЕРЖКИ

2 ного интеграла находит наибольший ия них и таким образом формирует на сво" ем выходе грубую оценку задержки.

Достоинством данного устройства яв ляется возможность параллельного об-. зора всего априорного диапазона возможных значений задержки, что обеспечивает получение оценок в реальном масштабе времени (1) .

Недостатки измерителя задержкибольшой аппаратурный объем; низкая точность измерений, так как задержка оценивается с точностью до дискреты (временного расстояния между отводами линии задержки).

Наиболее близким техническим решением к изобретению является цифровой измеритель задержки, содержащий последовательно соединенные триггер, первый ключ, счетчик, устройство индикации, а также синхронизатор, причем первый выход синхронизатора подключен ко второму управляющему входу первого ключа, второй выход синхронизато« ра подключен к управляющему входу устройства индикации, установочные. входы триггера соединены с выходами формирователей, входы которых являются сигнальными входами устройства иемерения задержки. Достоинствами.ю

Изобретение относится к радиоиз= мерениям, в частности к устройствам измерения времени задержки между двумя узкополосными сигналами, и может быть использовано в радиолокации и гидролокации, а также технике тракторных измерений.

Известно устройство для измерения времени запаздывания между двумя

10 сигналами,-содержащее многоотводный элемент задержки, М умножителей, подключенных первыми входами к М отводам-элемента задержки, вторые выходы всех М умножителей объединены, М интеграторов, входы которых подключены к выходам умножителей, а также блок обнаружения, входы которого соединены с соответствующими выходами интеграторов, исследуемые сигналы подаются на вход многоотводного элемента за- 20 держки и на объединенные М входов умножителей. указанное устройство формирует в каждом своем канале дискретные отсчеты корреляционного интеграла, расчитанные для набора фиксированных значений задержек (шаг дискретности определяется временным интервалом между соседними отводами элемента задержки). Блок обнаружения путем сравнения отсчетов корреляцион- З0

822063 устройства являются малый аппаратурный объем; высокое быстродействие и достаточно высокая при значительном превышении сигнала над помехой точность измерения (2).

Недостаток данного измерителя— резкое ухудшение точностей измерений и чещение оценок задержки при низких отношениях сигнал/шум, когда имеют место аномальные ошибки регистрации нуль (пересечений) моментов перехода фронтов напряжений ограниченных сигналов через нулевой уровень напряжения.

Цель изобретения -- повышение помехоустойчивости цифрового измерителя задержки.

Поставленная цель достигается тем, что в устройство, содержащее последовательно соединенные триггер, первый ключ и счетчик, а также синхронизатор и устройство индикации и элемент

ИЛИ, причем первый вход синхронизатора подключен к управляющему входу первого ключа, установочные входы триггера соединены с выходами формирователей; входы которых подключены к сигнальным шинам, введены две идентичные цепочки из последовательно соединенных первых постоянных запоминающих устройств(ПЗУ), накапливающих сумматоров и вторых ключей, а также третий ключ, делитель и второе ПЗУ, причем входы обеих цепочек объединены и через третий ключ соединены с .ин формационным выходом счетчика, выходы цепочек через последовательно соединенные делитель и второе ПЗУ подключены к устройству индикации, причем выходы третьего ключа через элемент

ИЛИ подключен к установочному входу счетчика, второй выход синхронизатора соединен с объединенными управляющими входами . вторых ключей, управляю..щий вход третьего ключа подключен к инверсному выходу триггера, а установочные входы накапливающих сумматоров соединены с третьим выходом синхронизатора.

На чертеже представлена структурная схема цифрового измерителя задержки.

Цифровой измеритель задержки содержит формирователь 1, триггер 2, первый ключ 3, счетчик 4, синхронизатор 5, .первые ПЗУ 6, накапливающие сумматоры 7, вторые ключи 8, третий ключ 9, делитель 10, вторые

ПЗУ 11, устройство 12 индикации, элемент ИЛИ 13, при этом установочные входы триггера 2 подсоединены к выходам формирователей, входы 14 и 15 являются сигнальными входами цифрового измерителя задержки, к управляющему входу первого -ключа 3 подключен первый выход синхронизатора 5, выходы первых ПЗУ 6 через накапливающие сумматоры 7 и вторые ключи 8 > соединены с делителем 0, выход которого через второе ПЗУ 11 подключен к устройству 12 индикации, выходы третьего ключа 9 через элемент ИЛИ 13 подключены к установочному входу счетчика 4, второй вход синхронизатора 5 соединен с объединенными управляющими входами вторых ключей 8, управляющий вход третьего ключа 9 подключен к инверсному выходу триггера 2, а установочный вход накапливающих сумматоров 7 соединен с третьим выходом синхронизатора 5.

Устройство работает следующим образом.

Сигналы, взаимную задержку между которыми необходимо измерить, подают15 ся на входы 14 и 15 формирователей 1.

Фронты прямоугольных напряжений, сформированных из входных сигналов, опрокидывают триггер 2. На прямом выходе триггера 2 формируются им2О пульсы положительной полярности, длительность которых равна временному расстоянию между соседними (последующими) нуль-пересечениями двух узкополосных сигналов. Эти импульсы, поступая на вход первого ключа 3, разрешают прохождение импульсов высокочастотного заполнения, вырабатываемых синхронизатором 5, в счетчик 4. Таким образом происходит измерение длительности положительного импульса на прямом выходе триггера 2.

B момент переворота триггера 2 третий ключ 9 открывается управляющим сигналом с инверсного выхода триггера 2, и число, записанное в счетчике 4, поступает на объединенные адресные шины первых ПЗУ 6. В это же время происходит установка в нулевое состояние счетчика 4 под воздействием положительного импульса с выхода

40 элемента ИЛИ 13, входы которого объединены со входами первых ПЗУ 6. Числа, считываемые с выходов первых

ПЗУ 6, поступают в накапливающие сумматоры 7, где происходит их сложение с содержимым сумматоров. В течение интервала наблюдения в сумматорах 7 накапливаются статистики, достаточные для однозначного измерения времени задержки между узкопоЛосными сигналами.

После окончания интервала наблюдения на управляющие входы вторых ключей 8 подается сигнал от синхронизатора 5, в результате чего числа, накопленные в сумматорах 7, поступают на входы делителя 10. Результат деления, воздействуя на адресные шины второго ПЗУ 11, обуславливает выборку числа из соответствующей его строки. Данное число, являющееся

60 результатом измерения, поступает на устройство 12 индикации.

Измерение задержки между ближайшими нуль-пересечениями организуется с помощью формирователей 1 и после 5 довательно соединенных триггера 2, 822063

20

Формула изобретения

Составитель JI. Колосков

Редактор М. Циткина ТехредА.Бабинец Корректор Г.Назарова

Заказ 1840/68 Тираж 732 Попписвое

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 первого ключа 3 и счетчика 4, при этом на управляющий вход счетчика 4 подаются импульсы высокочастотного заполнения от синхронизатора 5. В целях повышения быстродействия в предлагаемом устройстве реализован табличный метод выЧисления тригонометрических функций: по измеренному значению задержки выбирается соответствующая строка одного иэ первых

ПЗУ 6, в которых заранее записаны значения тригонометрических функций, вычисленных для набора конкретных значений задержки на одном периоде частоты. Накопление статистик осуществляется с помощью накапливающих сумматоров 7. Деление статистик осуществляется с помощью вторых ключей

8 и делителя 10. Результат деления многоразрядное двоичное число - поступает на адресные шины второго

ПЗУ 11, в котором заранее записаны результаты измерения, соответствую- . щие набору конкретных значений ре". зультата деления.

Предлагаемый цифровой измеритель задержки может быть использован для измерения взаимных задержек между высокочастотными узкополосными случайными процессами, несущая частота которых примерно на порядок ниже тактоной частоты используемой цифровой элементной базы.

Цифровой измеритель задержки, содержащий последонательно соединенные триггер, первый ключ и счетчик, а также синхронизатор и устройство индикации и элемент ИЛИ, причем первый выход синхронизатора подключен к упранляющему входу первого-ключа, установочные входы триггера соедин ны с выходами формирователей, входы которых подключены к сигнальньм шинам, о т л и ч а ю щ и и с .я тем, что, с целью повышения помехоустойчивости, введены две идентичные цепочки из последовательно соединенных первых постоянных запоминающих устройств (ПЗУ), накапливакщих сумматоров и вторых ключей, а также третий ключ, делитель и второе ПЗУ, причем входы обеих цепочек объединены и через третий ключ соединены с информационными выходами счетчика, выходы цепочек через последовательно соединенные делитель и второе

ПЗУ подключены к устройству чндикации, причем выходы третьего ключа через элемент-ИЛИ подключены к установочному входу счетчика, второй выход синхронизатора соединен с .объединенными управляющими входами вторых ключей, управляющий вход третьего ключа подключен к иннерсному выходу триггера, а установочные входы накапливающих сумматоров соединены с третьим выходом синхронизатора.

Источники информации, принятые во внимание при экспертизе

1. Сиробаб Я. Я. и др. Осноны теории радиотехнических измерений параметров движения. Иэд-но ИО СССР, 1971, с.198.

2. Смирнов П. Т.,Цифровые фаэометры, Л.,"Энергия", 1974, с.33.

Цифровой измеритель задержки Цифровой измеритель задержки Цифровой измеритель задержки 

 

Похожие патенты:

Изобретение относится к радиоизмерительной технике

Изобретение относится к электрорадиоизмерительной технике и может быть использовано в качестве низкочастотного частотомера

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике, в частности к релейной защите и противоаварийной автоматике электроэнергетических систем

Изобретение относится к обработке оптической информации и может быть использовано для решения задач регистрации изображения спектра, получаемого в Фурье-плоскости оптоэлектронного спектроанализатора

Изобретение относится к области измерительной техники и может быть использовано для построения анализаторов спектра параллельного типа

Изобретение относится к электротехнике, а именно к релейной защите и противоаварийной автоматике электрических систем, и может быть использовано в цифровых системах защиты при прецизионном определении частоты сети

Изобретение относится к области измерительной техники и может быть использовано для измерения отклонений мгновенной частоты от номинального значения, для демодуляции ЧМ-сигналов в радиоизмерительных, радиоприемных устройствах, в цифровых телевизионных декодерах СЕКАМ, в радиолокации
Наверх